周磊
- 作品数:77 被引量:34H指数:3
- 供职机构:中国科学院微电子研究所更多>>
- 发文基金:“新一代宽带无线移动通信网”国家科技重大专山西省国际科技合作计划国际科技合作与交流专项项目更多>>
- 相关领域:电子电信自动化与计算机技术更多>>
- 适用于超高速DAC的动态复位双边沿开关驱动电路及方法
- 本发明涉及一种适用于超高速DAC的动态复位双边沿开关驱动电路及方法,属于数据转换器技术领域,解决了传统电流开关驱动电路的共源节点电压波动可能造成的码间串扰,导致输出信号失真、电流舵DAC动态性能降低的问题。该开关驱动电路...
- 李兴周磊吴旦昱武锦刘新宇
- 低功耗流水线结构的相位累加器
- 本发明公开了一种低功耗流水线结构相位累加器,摒弃传统结构中通过级联D触发器增加延时的方法,通过改变频率控制字单元中D触发器的时钟信号来调节延时,从而减少频率控制字单元中D触发器数量,降低功耗。对于M级流水线结构的N比特相...
- 陈建武吴旦昱周磊刘新宇武锦金智
- 一种用于时间交织采样ADC的多相位时钟产生电路
- 本发明涉及一种用于时间交织采样ADC的多相位时钟产生电路,属于时钟产生技术领域,在保证高速的前提下,实现低时钟抖动,低时间偏差和低功耗。电路包括环形压控振荡器、相位跟踪环电路和校准脉冲产生电路;环形压控振荡器与相位跟踪环...
- 郑旭强栾舰吴旦昱周磊武锦刘新宇
- 文献传递
- 一种基于40nm CMOS工艺的超宽带高速ADC被引量:1
- 2020年
- 设计并实现了一款超宽带高速模数转换器(ADC)芯片。该ADC采用时间交织的架构,提高了数据转换的速率;改进了前端接收电路,增加了信号的模拟输入带宽;使用优化的自举开关电路以增加信号采样率;并通过高速的自校准比较器,校准比较器的输入失调电压,保证信号量化的速度。基于40 nm CMOS工艺对该ADC进行了设计和流片。测试结果表明:该ADC芯片采样率可达36 GS/s,3 dB带宽可达18 GHz,且在模拟输入信号的全频带内,有效位数(ENOB)可达2.5 bit以上。该芯片可以对DC^18 GHz内的射频信号直接采样,简化超宽带接收机的结构,满足超宽带接收系统的应用需求,具有系统结构简单、成本低、集成度高的优点。
- 易政郭轩郑旭强周磊季尔优吴旦昱
- 关键词:自举开关
- 基于CORDIC算法的时域交织结构NCO设计被引量:2
- 2019年
- 论文对比了基于ROM查找表法和CORDIC算法实现数控振荡器(NCO)的芯片面积和速度,基于改进CORDIC算法,提出了一种时域交织结构的NCO设计,该结构可以在相同系统工作频率的前提下,大幅度提高输出信号的采样率和带宽。在Xilinx的FPGA平台完成设计功能仿真,仿真结果表明:设计的NCO工作速度可达500 MHz,采样率可达4GHz,输出信号带宽可达2 GHz,输出频率分辨率可达0.95 kHz,输出信号频率50 MHz时,无杂散动态范围为88.11 dBc。设计还基于40nm CMOS工艺,完成NCO的后端实现,并进行了流片,版图面积260×582μm^2,为5G通信系统中超过GHz的数控振荡器设计提供了一种可供选择的方案。
- 薛金鑫马崇鹤周磊吴旦昱吴旦昱
- 关键词:数控振荡器CORDICASIC
- 一种伪随机多电平生成电路
- 本发明公开一种伪随机多电平生成电路,涉及通信技术领域,以解决现有随机数发生器生成随机数速率低的问题。该电路包括移位寄存器,编码电路,电容阵列和复位逻辑电路;移位寄存器包括多个基于线性反馈移位寄存器的伪随机数生成器,伪随机...
- 余江锋贾涵博郭轩吴旦昱周磊武锦刘新宇
- 流水级运算装置和流水线模数转换器
- 本申请公开了一种流水级运算装置和流水线模数转换器,包括:动态匹配子模数转换器、采样保持器、伪随机码生成器和乘法数模转换器;乘法数模转换器分别与动态匹配子模数转换器和采样保持器相连,动态匹配子模数转换器与伪随机码生成器相连...
- 郑旭强陈腾吴旦昱周磊武锦刘新宇
- 一种具有动态失调校准电路的比较器电路和电子设备
- 本发明提供了一种具有动态失调校准电路的比较器电路和电子设备,通过第一动态失调校准电路和第二动态失调校准电路,分别对反相输出端和同相输出端分别输出的失调电压进行校准,消除比较器电路中失调电压的影响,进而保证比较器电路比较的...
- 武锦 徐潇迪 郭轩 贾涵博周磊吴旦昱刘新宇
- 适用于超高速DAC的动态复位双边沿开关驱动电路及方法
- 本发明涉及一种适用于超高速DAC的动态复位双边沿开关驱动电路及方法,属于数据转换器技术领域,解决了传统电流开关驱动电路的共源节点电压波动可能造成的码间串扰,导致输出信号失真、电流舵DAC动态性能降低的问题。该开关驱动电路...
- 李兴周磊吴旦昱武锦刘新宇
- 一种脉冲发生器和时钟倍频器
- 本申请公开了一种脉冲发生器和时钟倍频器,其中,脉冲发生器包括:第一与门、可调延迟单元组和第二与门;第一与门的输出端与可调延迟单元组的输入端连接,可调延迟单元组的输出端与第二与门的输入端连接;第一与门、可调延迟单元组和第二...
- 郑旭强辛可为吴旦昱周磊武锦刘新宇