梁华国
- 作品数:445 被引量:612H指数:13
- 供职机构:合肥工业大学更多>>
- 发文基金:国家自然科学基金安徽省自然科学基金国家教育部博士点基金更多>>
- 相关领域:自动化与计算机技术电子电信文化科学化学工程更多>>
- 三维扫描树叶子节点和TSVs数量的优化方法
- 树结构能够有效地减少集成电路的测试数据量和测试时间,降低电路的测试成本.为减少三维电路中扫描树的叶子节点和硅通孔数量,首先得出了扫描树中叶子节点的最小数量为最大相容组中所含扫描单元数量的结论,然后进一步得到了叶子节点取得...
- 刘军吴玺梁华国任福继
- 关键词:集成电路测试技术
- 基于自振荡回路的电路老化测试方法
- 本发明公开了一种基于自振荡回路的电路老化测试方法,其特征是:根据静态时序分析和路径间相关性,选取待测电路中的老化特征通路集合T;保持老化特征通路集合T中各条待测路径上具有奇数次逻辑非,形成自振荡的回路;采用固定型故障的测...
- 梁华国严鲁明蒋翠云黄正峰易茂祥欧阳一鸣陈田刘军
- 文献传递
- 联合mRMR算法和BP神经网络的集成电路测试方法被引量:5
- 2021年
- 集成电路规模的急剧增大显著加了测试成本。针对集成电路测试成本过高的问题,提出了一种适应性测试方法。将最小冗余最大相关算法与BP神经网络相结合。首先通过最小冗余最大相关算法选择重要的测试项,仅测试重要的测试项并组成特征集合,然后使用BP神经网络模型预测测试结果。实验结果表明,相较于传统测试方法,该方法以牺牲0.1%的测试逃逸率为代价,降低了45%以上的测试成本。与其他适应性测试方法相比,该方法的测试逃逸降低91%以上,可以在测试成本和测试质量之间选择最优解。
- 侯旺超梁华国宋钛万金磊蒋翠云
- 关键词:集成电路BP神经网络
- 基于近似6-2和4-2压缩器的近似乘法器及计算方法
- 本发明提出了一种基于近似6‑2和4‑2压缩器的近似乘法器及计算方法,该近似乘法器包括部分积生成模块、部分积树形压缩模块和进位加法器模块;部分积生成模块为一个与门阵列,乘数和被乘数的每一位通过与操作得到相应的部分积;所述部...
- 梁华国方宝盛勇侠鲁迎春黄正峰易茂祥蒋翠云
- 文献传递
- 基于FDTD的三维全波电磁分析软件及工程应用被引量:2
- 2011年
- 介绍三维全波电磁分析软件的算法实现和主要功能,软件包含电磁建模和FDTD数值求解两大模块,可用于射频微波等系统的电磁场分析和设计。自动进行满足FDTD算法条件的均匀和非均匀网格划分,生成描述介质、网格、边界条件、激励源设置等所需的数据文件。通过对目标物体进行平移、旋转、缩放等操作可以进行实时观察与修改,具有较强的电磁建模效率和三维可视化效果,实现了计算区间内电磁场的动态变化演示。通过在实际工程中的应用,以及和商用软件HFSS的对比,验证了软件的功能和应用价值。
- 毛剑波杨明武梁华国宣晓峰吴朝阳刘金现张猛
- 关键词:时域有限差分法三维建模电磁
- 基于故障感知容错路由算法的可重构架构设计被引量:1
- 2023年
- 当路由器发生永久性故障时会影响网络的通信性能,现有的容错方法大多都是采用重路由策略,绕行路径的不确定性不仅会带来较长的绕行延迟甚至故障节点周围形成热点导致死锁。针对二维网状网络中的各种故障情况,设计了一种新的路由器架构——DRRA,通过添加的组件将不同的输入端口和输出端口连接起来,并定义了3种不同的具体连接方式,当数据包遇到故障节点时,会根据具体故障位置及路由信息选择合适方式直接绕过该故障节点,保证网络的连接性。实验结果表明,本文所提出的方案与其他容错方案性比不会产生过多的硬件开销,并且在网络存在多个故障节点的情况下保持良好的性能和可靠性。在热点流量模式下,本文提出的方案与ReRS方案相比可以降低57.4%的平均数据包传输延迟,与MiCoF相比可以降低38.9%的平均数据包传输延迟。
- 欧阳一鸣陈荣景王奇梁华国
- 关键词:片上网络容错可重构路由算法
- 一种抗单粒子辐射效应的加固锁存器电路
- 本发明公开了一种抗单粒子辐射效应的加固锁存器电路,包括第一传输门单元、第二传输门单元、施密特反相器、常规输入分离反相器、第一输入分离钟控反相器、第二输入分离钟控反相器、延迟电路和MullerC单元电路。本发明工作在透明模...
- 梁华国王志黄正峰蒋翠云闫爱斌易茂祥吴悠然
- 文献传递
- 基于环形振荡器的绑定前硅通孔测试被引量:5
- 2015年
- 硅通孔(TSV)的电阻开路故障和泄漏故障会降低三维集成电路的良率和可靠性,为在制造流中尽早排除故障TSV,提出一种基于环形振荡器的绑定前TSV测试方法.首先将环形振荡器的TSV接收器分为一般反相器和施密特触发器,并比较这2种环形振荡器的测试分辨率;然后把施密特触发器作为TSV接收器引入绑定前TSV测试;为防止误测或误诊断,采用多个低电压测试TSV.基于45 nm PTM CMOS工艺的HSPICE模拟结果表明,与现有同类方法相比,该方法具有更高的测试分辨率,且能测试大电容TSV和同时存在电阻开路故障和泄漏故障的TSV.
- 张鹰梁华国常郝刘永李黄褀
- 关键词:三维集成电路
- 基于随机森林的X值输入灵敏度预测方法
- 2020年
- 随着基于模块化的电路设计变得越来越复杂,未初始化的时序单元、设计中的黑盒、时钟域交叉以及模数转换器的错误行为等原因会导致电路中出现未知的逻辑值(X),降低电路测试集的测试覆盖率.为了快速确定电路中X值输入对测试覆盖率的影响,提出了一种基于机器学习的方法来预测X值输入的灵敏度.首先通过拓扑算法计算电路的各项基础结构参数;然后对电路进行区域划分,提取特定的电路特征参数作为原始数据集;最后利用随机森林模型对所有电路中得到的数据集进行训练和预测.实验选择ISCAS’89和ITC’99中的部分电路作为数据集来源,与现有的预测方法相比,该方法总体预测准确率达到90.27%,提高了14.69%,大型电路预测准确率达到93.32%,提高了19.49%.实验结果表明,该方法具有更高的准确率和更好的泛化能力.
- 应健锋梁华国江悦蒋翠云李丹青黄正峰
- 基于环形振荡器的物理不可克隆函数的可靠性提升方法
- 本发明提供一种基于环形振荡器的物理不可克隆函数的可靠性提升方法,是用查找表(LUT)实现环形振荡器(RO)的逻辑门,通过配置构成环形振荡器(RO)的LUT的端口来实现PUF可靠性的快速提升,极大地提高了其在安全应用方面的...
- 梁华国周凯马高亮黄正峰鲁迎春徐秀敏易茂祥倪天明
- 文献传递