2024年7月13日
星期六
|
欢迎来到贵州省图书馆•公共文化服务平台
登录
|
注册
|
进入后台
[
APP下载]
[
APP下载]
扫一扫,既下载
全民阅读
职业技能
专家智库
参考咨询
您的位置:
专家智库
>
>
路崇
作品数:
18
被引量:3
H指数:1
供职机构:
中山大学
更多>>
发文基金:
国家自然科学基金
更多>>
相关领域:
电子电信
自动化与计算机技术
更多>>
合作作者
谭洪舟
中山大学信息科学与技术学院
谢舜道
中山大学
魏新元
中山大学
王德明
中山大学
丁颜玉
中山大学
作品列表
供职机构
相关作者
所获基金
研究领域
题名
作者
机构
关键词
文摘
任意字段
作者
题名
机构
关键词
文摘
任意字段
在结果中检索
文献类型
17篇
专利
1篇
期刊文章
领域
3篇
电子电信
3篇
自动化与计算...
主题
5篇
电路
4篇
硬件
4篇
RIS
4篇
C-V
3篇
电压
3篇
信号
3篇
芯片
3篇
处理器
2篇
电流
2篇
硬件加速
2篇
硬件加速器
2篇
硬件架构
2篇
语言
2篇
语言转换
2篇
增益
2篇
增益控制
2篇
指令集
2篇
中断请求
2篇
时钟
2篇
输出端
机构
18篇
中山大学
7篇
广东顺德中山...
2篇
佛山市顺德区...
1篇
广东药科大学
作者
18篇
路崇
11篇
谭洪舟
7篇
魏新元
7篇
谢舜道
3篇
丁一
3篇
段志奎
3篇
丁颜玉
3篇
王德明
1篇
李宇
1篇
叶威
传媒
1篇
电子器件
年份
1篇
2023
2篇
2022
1篇
2021
1篇
2020
5篇
2019
1篇
2018
3篇
2017
2篇
2016
2篇
2013
共
18
条 记 录,以下是 1-10
全选
清除
导出
排序方式:
相关度排序
被引量排序
时效排序
一种基于RISC-V的边缘计算硬件架构
本发明公开了一种基于RISC‑V的边缘计算硬件架构,包括:基于RISC‑V指令集的边缘计算控制器,用于实现对CNN硬件加速器的控制,对CNN硬件加速器运算的结果进行处理;一种通信协议接口,实现了基于RISC‑V的控制器与...
谭洪舟
廖普辉
路崇
何逸飞
梁羽开
魏新元
谢舜道
周永坤
黎梓宏
一种应用于敏捷芯片开发的硬件编译系统
本发明公开了一种应用于敏捷芯片开发的硬件编译系统。在此硬件编译器系统下,实现了全自动编译过程,可将高抽象级别和高重用性的硬件描述语言转换为底层的Verilog结构。本发明相比于传统的编译器,本发明的输入为更高层次、更抽象...
谭洪舟
梁羽开
路崇
何逸飞
廖普辉
周永坤
魏新元
谢舜道
一种具有快速数据旁路结构的四级流水线RISC-V处理器
本发明提供一种具有快速数据旁路结构的四级流水线RISC‑V处理器,具有四级流水线结构,当执行非Load指令以外的运算时,进行直接旁路,有效数据流水线变为三级,以加快运算速度。上述结构相比于传统的四级流水线,减少了大部分指...
谭洪舟
何逸飞
路崇
魏新元
谢舜道
廖普辉
梁羽开
周永坤
文献传递
一种基于双三极管并联的UWB窄脉冲发生器
被引量:3
2017年
脉冲产生器是IR-UWB通信系统的重要组成模块之一。提出了一种高可靠性的窄脉冲发生电路。该脉冲产生电路基于并联的双射频三极管所产生的雪崩效应与LC电路阻尼原理,产生一阶微分高斯脉冲波形。双三级管的并联设计加速了雪崩效应,降低了工作电压,易于电路实现。当其中单只三极管损坏时,电路仍然可以依靠另一只进行工作。实验测试结果表明:该电路所产生的脉冲峰峰值约为12.88 V,脉冲宽度约为1.6 ns,可以用于IR-UWB通信系统。
李宇
路崇
叶威
谭洪舟
关键词:
超宽带
脉冲发生器
一种改进型时钟同步镜像延迟电路
本发明公开一种改进型时钟同步镜像延迟电路,该电路位于时钟树根节点,接受可变占空比时钟信号输入,并将输出时钟信号送入时钟驱动器链路,到达时钟树叶节点,所述电路包括输入缓冲器IB,交错测量-补偿单元、反馈缓冲器FB;所述输入...
路崇
谭洪舟
尹秀文
李宇
陈荣军
文献传递
一种基于短路针结构的双极化整流天线
本发明公开了一种基于短路针结构的双极化整流天线,包括接收天线和整流电路,接收天线的输出端与整流电路的输入端电连接,所述接收天线为微带天线,包括辐射贴片、基板、地平面和同轴馈电导体针,所述辐射贴片设在基板上方,地平面设置在...
谭洪舟
周永坤
路崇
张全琪
吴宙真
文献传递
一种适用于RISC-V处理器的中断控制器
本发明涉及一种适用于RISC‑V处理器的中断控制器。本发明的中断控制器使用AHB‑Lite协议与处理器之间进行通信,能够接收多种形式的中断,利用比较器对有中断请求的中断源进行比较,选出请求响应优先级最大的那个中断源,然后...
谭洪舟
何逸飞
路崇
廖普辉
梁羽开
魏新元
谢舜道
周永坤
黎梓宏
一种应用于敏捷芯片开发的硬件编译系统
本发明公开了一种应用于敏捷芯片开发的硬件编译系统。在此硬件编译器系统下,实现了全自动编译过程,可将高抽象级别和高重用性的硬件描述语言转换为底层的Verilog结构。本发明相比于传统的编译器,本发明的输入为更高层次、更抽象...
谭洪舟
梁羽开
路崇
何逸飞
廖普辉
周永坤
魏新元
谢舜道
文献传递
一种基于RISC-V的边缘计算硬件架构
本发明公开了一种基于RISC‑V的边缘计算硬件架构,包括:基于RISC‑V指令集的边缘计算控制器,用于实现对CNN硬件加速器的控制,对CNN硬件加速器运算的结果进行处理;一种通信协议接口,实现了基于RISC‑V的控制器与...
谭洪舟
廖普辉
路崇
何逸飞
梁羽开
魏新元
谢舜道
周永坤
黎梓宏
文献传递
一种下变频混频器
本发明涉及一种下变频混频器,至少包括一条变频支路,所述变频支路包括:射频输入阻抗匹配及电压到电流转换电路,用于接收射频输入信号j,并将输入信号j转换成电流形式的输入信号k;开关电路,用于对电流形式的输入信号k完成下变频功...
吴华灵
谭洪舟
路崇
陆许明
徐永键
文献传递
全选
清除
导出
共2页
<
1
2
>
聚类工具
0
执行
隐藏
清空
用户登录
用户反馈
标题:
*标题长度不超过50
邮箱:
*
反馈意见:
反馈意见字数长度不超过255
验证码:
看不清楚?点击换一张