您的位置: 专家智库 > >

刘明峰

作品数:10 被引量:18H指数:3
供职机构:中国电子科技集团第五十八研究所更多>>
发文基金:江苏省自然科学基金国防科技重点实验室基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 8篇期刊文章
  • 2篇会议论文

领域

  • 9篇电子电信
  • 1篇自动化与计算...

主题

  • 4篇电路
  • 2篇FPGA
  • 1篇电路设计
  • 1篇电路设计技术
  • 1篇动态电路
  • 1篇亚微米
  • 1篇运算放大器
  • 1篇折叠式共源共...
  • 1篇驱动电路
  • 1篇全差分
  • 1篇全差分运算放...
  • 1篇组装工艺
  • 1篇微米
  • 1篇芯片
  • 1篇滤波器
  • 1篇抗辐射
  • 1篇抗辐射加固
  • 1篇抗干扰
  • 1篇抗干扰性
  • 1篇互连

机构

  • 10篇中国电子科技...
  • 2篇江苏大学
  • 1篇东南大学
  • 1篇江南大学

作者

  • 10篇刘明峰
  • 6篇于宗光
  • 5篇王成
  • 3篇侯卫华
  • 2篇郭良权
  • 2篇李彦铭
  • 2篇蒋红利
  • 1篇张玲
  • 1篇朱玮
  • 1篇吴金
  • 1篇张继
  • 1篇苏郁秋
  • 1篇王月玲
  • 1篇陈恒江
  • 1篇郭晖
  • 1篇赵娟
  • 1篇饶喜冰

传媒

  • 5篇电子与封装
  • 2篇中国电子学会...
  • 1篇半导体技术
  • 1篇微电子学
  • 1篇中国电子科学...

年份

  • 1篇2009
  • 2篇2008
  • 5篇2007
  • 2篇2006
10 条 记 录,以下是 1-10
排序方式:
基于ISCA算法的多级级联结构并行FIR滤波器
基于快速迭代短卷积算法(ISCA),实现了一种多级级联结构的新型并行FIR滤波器,在增加一定量的加法器和延迟单元等弱运算强度单元的情况下,大大减少使用的乘法器数量。对于规模越大的并行FIR,采用这种新型结构可节省越多的乘...
王成侯卫华李彦铭刘明峰于宗光
关键词:VLSI加法器乘法器
文献传递
一种高增益带宽CMOS全差分运算放大器的设计被引量:6
2009年
介绍了一种采用折叠式共源共栅结构的高增益带宽全差分运算放大器的设计和实现,详细讨论了折叠式共源共栅放大器的电路结构、共源共栅偏置电路,以及开关电容共模反馈电路(SCCMFB)。电路的设计基于CSMC 0.5μm DPTM 5 V混合信号工艺。仿真结果表明,该电路在5V电源电压下具有64 dB直流开环增益、155 MHz单位增益带宽。通过在一款ADC电路中流片验证,该放大器达到设计指标要求。
陈恒江刘明峰郭良权王成
关键词:运算放大器折叠式共源共栅
一种STN-LCD驱动电路的可靠性分析与设计被引量:1
2007年
文章主要对一种常规的小规模STN-LCD驱动电路在使用过程中出现的可靠性失效问题进行分析和讨论,对在干扰环境中工作的集成电路的芯片级的抗干扰和可靠性设计提出了一些建议及总结。在实际分析过程中,采用模拟再现实际使用环境进行实验等方式,对电路出现的失效现象进行再现和定位。通过对失效结构的设计线路和失效机理的分析,对具体引起失效的上电复位结构和通信端口结构进行了设计改进。目前,经过实际流片和测试,改进方案通过了验证。
蒋红利刘明峰饶喜冰苏郁秋吴金
关键词:抗干扰性
基于COB组装工艺的芯片失效分析
2006年
在市场上逐步推广的液晶模块(LCM)生产中,其LCD系列驱动电路的封装工艺主要采用裸芯片的COB(chip on Board)封装方式。文中通过总结自行设计和加工的LCD系列电路在应用厂商批量使用过程中出现的COB封装问题,对COB的工艺流程、COB工艺中的关键工艺——键合以及主要的失效点以及常见的失效原因进行分析,并结合在实际推广过程中问题的解决方法,对LCD系列驱动电路和其他芯片在COB应用中主要出现的键合不良、边缘铝层颜色异常、钝化孔残留、键合参数、COB环境等方面问题加以整理归纳,并提出了可行的解决办法。
张继刘明峰郭良权王成
关键词:COB封装LCD驱动电路
基于0.5μm SOI CMOS工艺的FPGA电路设计技术
本文介绍了基于我所0.5um SOI CMOS工艺技术平台的万门级FPGA电路的设计。结合FPGA电路自身的特点,对电路从标准体硅CMOS工艺迁移到SOI CMOS工艺过程中,采用抗辐射加固的设计方法,在逻辑、版图以及可...
刘明峰朱玮李彦铭洪根深肖志强朱里嘉郭良权王成
关键词:动态电路FPGA电路电路设计抗辐射加固
文献传递
基于快速MVR-CORDIC算法的格型IIR滤波器
2007年
文章提出一种基于MVR-CORDIC算法的格型IIR滤波器结构。采用MVR-CORDIC算法来改进格型IIR滤波器结构中的Givens旋转模块,使改进的滤波器在SQNR性能不变的情况下,比采用常规CORDIC算法的格型IIR滤波器节省约70%的面积,速度提高60%左右,改进后的格型IIR滤波器更适合于高速实时信号处理领域。
侯卫华张玲刘明峰于宗光
关键词:IIR滤波器
一款基于MVR-CORDIC的高速64点基-4FFT处理器被引量:1
2008年
文中设计了一款64点基-4FFT处理器,用改进的CORDIC(MVR-CORDIC)处理单元代替常规FFT处理器中的复数乘法器,改进的CORDIC处理单元在保证SQNR性能下,仅用极少次数的移位加法运算即可完成一次复数乘法,缩减了完成一次基本蝶形运算的时间并减小了面积开销。该FFT处理器结构采用两块独立的RAM,并对中间数据作"乒-乓"式存储操作以节省数据存储时间,从而提高完成一次FFT运算的速度。所设计的FFT处理器通过FPGA进行验证,结果表明平均完成一次64点FFT运算仅需要不到1μs。
侯卫华郭晖刘明峰于宗光
关键词:FFT
采用多级子并行滤波器级联结构的并行FIR滤波器被引量:4
2008年
在并行FIR的快速迭代短卷积算法(ISCA)基础上,采用多级小尺寸并行FIR结构级联结构,实现了一种新型并行FIR滤波器。在增加一定量的加法器和延迟单元等弱运算强度单元的情况下,大大减少使用的乘法器数量。一个采用3级(2×3×6)级联结构的2并行36抽头FIR滤波器仅需18个乘法器,比单级ISCA算法实现的FIR结构节省了67%,更适合于专用并行FIR滤波器的VLSI实现。
王成侯卫华刘明峰于宗光
关键词:超大规模集成电路
基于SRAM配置技术的FPGA测试方法研究被引量:5
2007年
在FPGA的设计生产过程中,FPGA的测试是一个至关重要的环节。分析了基于SRAM配置技术的FPGA的结构组成及FPGA的基本测试方法。针对6000门可编程资源的FPGA,提出了一种基于阵列和长线线与测试CLB以及采用总线测试开关矩阵相结合的方法。该方法较利用与门或门传递错误信息的所需测试配置次数减少了一半,从而加快了测试速度。
赵娟王月玲刘明峰于宗光王成
关键词:FPGA测试互连测试
亚微米CMOS电路中V_(DD)-V_(SS)ESD保护结构的设计被引量:1
2006年
文章根据一个实际电路中ESD保护结构的设计,引出了一种亚微米CMOS IC中基于RC延迟而设计的VDD-VSS之间直接电压钳位结构,并结合例子中此结构前后的修改优化对该结构进行了详细的仿真分析。进一步比较了两种VDD-VSS电压钳位结构的优劣。最后阐述了亚微米CMOS电路的设计中,全芯片ESD结构的有效设计。
蒋红利刘明峰于宗光
关键词:ESD
共1页<1>
聚类工具0