您的位置: 专家智库 > >

赵雄波

作品数:33 被引量:21H指数:2
供职机构:北京航天自动控制研究所更多>>
发文基金:国家自然科学基金更多>>
相关领域:自动化与计算机技术机械工程电子电信更多>>

文献类型

  • 29篇专利
  • 4篇期刊文章

领域

  • 18篇自动化与计算...
  • 2篇机械工程
  • 1篇电子电信

主题

  • 12篇硬件
  • 11篇神经网
  • 11篇神经网络
  • 10篇卷积
  • 8篇硬件加速
  • 8篇网络
  • 8篇加速器
  • 7篇卷积神经网络
  • 5篇实时图
  • 5篇图像
  • 4篇算法加速器
  • 4篇缓存
  • 4篇加载
  • 4篇红外
  • 4篇红外图像
  • 3篇选择器
  • 3篇硬件资源
  • 3篇基准图
  • 3篇寄存器
  • 3篇插值

机构

  • 33篇北京航天自动...
  • 8篇中国运载火箭...
  • 2篇北京大学
  • 2篇宇航智能控制...

作者

  • 33篇赵雄波
  • 21篇周辉
  • 20篇吴松龄
  • 15篇蒋彭龙
  • 14篇李晓敏
  • 12篇董文杰
  • 11篇林玉野
  • 10篇黄鹂
  • 10篇李悦
  • 9篇路坤锋
  • 9篇林平
  • 7篇杨庆军
  • 6篇刘亮亮
  • 4篇刘亮亮
  • 3篇弭寒光
  • 2篇曹健
  • 2篇张兴
  • 2篇谢坡岸
  • 2篇李洋
  • 2篇张辉

传媒

  • 2篇北京大学学报...
  • 1篇计算机应用
  • 1篇航天控制

年份

  • 14篇2023
  • 7篇2022
  • 1篇2021
  • 2篇2019
  • 1篇2018
  • 3篇2017
  • 3篇2015
  • 1篇2013
  • 1篇2011
33 条 记 录,以下是 1-10
排序方式:
一种红外图像9/7小波变换硬件加速电路
一种红外图像9/7小波变换硬件加速电路,读数据控制模块首先从图像RAM中按预设的顺序读取原始红外图像的像素值,并启动小波计算电路,小波计算电路从初始q位置开始读取九个像素值,每读取九个像素值,令q的取值等于q+2,启动小...
刘亮亮赵雄波范仁浩吴松龄严志刚蒋彭龙高磊李磊
文献传递
一种基于快速归一化互相关法的相似性测度硬件加速方法
一种基于快速归一化互相关法的相似性测度硬件加速方法,首先建立实时图与模板图之间相关系数的数学模型;然后利用两层流水线进行硬件算法的设计,并利用有限状态机方法计算搜索窗口选定的实时图与模板图之间的相关系数;在所有搜索窗口选...
赵雄波刘亮亮吴松龄范仁浩严志刚蒋彭龙田甜孟景
文献传递
一种PLC梯形图硬件处理器
本发明公开了一种PLC梯形图硬件处理器,用于对PLC梯形图进行硬解析,包括:指令译码单元、行指引控制器、列元件寄存器、多路选择器、元件输入状态控制器、元件结合状态控制器、行之间或关系寄存器、与逻辑运算单元、列输出中间状态...
刘亮亮蒋彭龙赵雄波魏守嵘吴松龄谢坡岸
文献传递
一种带宽自适应的数据传输的卷积神经网络加速计算系统
本发明涉及一种带宽自适应的数据传输的卷积神经网络加速计算系统,包括卷积神经网络加速器,用于执行具体的数据计算;以及带宽自适应数据传输装置,设置在所述卷积神经网络加速器和外部存储装置之间,感知卷积神经网络加速器的数据消耗和...
王晓峰周辉路坤锋赵雄波盖一帆蒋彭龙李晓敏李超然谢宇嘉赵冠杰林平董文杰吴松龄弥寒光黄鹂吴敏李杨珺王森李杰徐天运靳蕊溪林玉野
一种兼容不同位宽支持非对齐访问的FPGA片内存储控制器
一种兼容不同位宽支持非对齐访问的FPGA片内存储控制器,包括译码器和2<Sup>n</Sup>个存储器;各存储器独立进行数据的存储和读取,译码器对2<Sup>n</Sup>个存储器进行组合地址编解码控制;在进行数据读取或...
赵雄波刘亮亮范仁浩吴松龄严志刚蒋彭龙田甜孟景
一种基于FPGA的神经网络模型轻量化方法
本公开涉及一种基于FPGA的神经网络模型轻量化方法,所述方法包括:步骤一、对需要计算的数据集进行预处理获得数据的最大值rmax、数据的最小值rmin、数据的均值m和方差σ<Sup>2</Sup>;步骤二、计算截断范围;步...
谢宇嘉王晓峰李悦周辉赵雄波张辉吴松龄李晓敏杨钧宇路坤峰张隽丛龙剑盖一帆李山山吴敏林玉野靳蕊溪
一种数据流驱动的卷积神经网络加速器
本发明涉及一种数据流驱动的卷积神经网络加速器,包括:预处理模块、卷积模块、池化模块和指令分发模块;预处理模块用于加载输入特征执行卷积神经网络的预处理;卷积模块用于加载权重、偏置数据以及输入特征执行卷积层、全连接层或非线性...
王晓峰周辉盖一帆赵雄波蒋彭龙李悦吴松龄李超然李山山刘国明
文献传递
一种动态可重构的卷积神经网络多核加速器
本发明涉及一种动态可重构的卷积神经网络多核加速器,包括指令分发模块和与其连接、受其控制的加载模块、路由模块、计算模块和卸载模块;加载模块从外部加载输入特征数据和卷积核数据;路由模块将加载的数据分配给计算模块进行卷积神经网...
王晓峰周辉盖一帆赵雄波蒋鹏龙李悦杨彬李山山李超然高洋
文献传递
基于FPGA的SSD目标检测硬件加速器设计
2022年
设计了一种基于FPGA的目标检测算法的硬件加速器,采用循环分块和循环展开的方式来优化卷积池化循环,可以以任意并行度进行卷积和池化计算。使用一种基于AXI总线的数据重排序方式,在不带来额外硬件资源开销的情况下,对特征图进行重排序,可以降低数据传输时间。将该硬件加速器部署至Xilinx ZCU 102开发板进行验证,结果表明SSD算法前向推理性能为534.72 GOPS,推理时间为113.81 ms。
谢豪曹健李普赵雄波张兴
关键词:目标检测硬件加速现场可编程门阵列ARM
基于ARM+FPGA异构平台的目标检测加速模块设计与实现被引量:1
2022年
为解决基于深度学习目标检测模型规模大、在边缘设备上难以部署的问题,以YOLO目标检测模型为例,设计实现基于ARM+FPGA异构平台的目标检测加速模块。该系统使用剪枝、量化后的压缩模型,在FPGA实现神经网络前向推理加速,在ARM中实现加速器调度。实验结果表明,部署至Xilinx ZCU102开发板上,该模块在200 MHz工作频率下,平均计算性能达到425.8 GOP/s,推理压缩模型速度达到30.3 fps,模块功耗为3.56 W,证明该加速模块具备可配置性。
李放曹健李普谢豪赵雄波王源张兴
关键词:目标检测异构平台
共4页<1234>
聚类工具0