您的位置: 专家智库 > >

欧阳海燕

作品数:5 被引量:0H指数:0
供职机构:国防科学技术大学更多>>
发文基金:国家科技重大专项国家自然科学基金国家高技术研究发展计划更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 4篇会议论文
  • 1篇学位论文

领域

  • 5篇电子电信
  • 3篇自动化与计算...

主题

  • 2篇电路
  • 2篇图像
  • 2篇侵权
  • 2篇流水线
  • 2篇集成电路
  • 2篇IP核
  • 2篇JTAG
  • 1篇低速
  • 1篇多核
  • 1篇多核处理
  • 1篇多核处理器
  • 1篇照片
  • 1篇扫描链
  • 1篇时钟
  • 1篇时钟树
  • 1篇锁相
  • 1篇锁相环
  • 1篇图像处理
  • 1篇图像分割
  • 1篇芯片

机构

  • 5篇国防科学技术...

作者

  • 5篇欧阳海燕
  • 3篇李少青
  • 2篇王磊
  • 2篇张明
  • 1篇徐长明
  • 1篇方粮
  • 1篇赵振宇
  • 1篇余金山
  • 1篇邢座程
  • 1篇刘蓬侠
  • 1篇刘潇骁
  • 1篇潘文胜
  • 1篇王伟

传媒

  • 1篇第十六届计算...

年份

  • 1篇2013
  • 4篇2012
5 条 记 录,以下是 1-5
排序方式:
基于LBIST与JTAG结合的流水线测试结构设计
随着集成电路设计技术的持续迅速发展,芯片的工作频率已提高到GHz级,微处理器的性能也已达到更高的层次。运算部件是高性能微处理器的核心部件之一,如何保障运算部件的功能和性能达到预期要求,已经成为一个相当重要的课题。然而,传...
欧阳海燕徐长明李少青邢座程盛叶鹏
关键词:JTAG
文献传递
一种支持多核处理器扫描链低速与实速测试的时钟控制电路
随着处理器设计工作频率提高,设计规模的增大,以及采用高性能的纳米工艺,因制造产生的故障概率增大。扫描链技术提供了一种检测生产故障的有效机制。针对多核处理器扫描链设计,本文提出了一种基于片上锁相环的时钟控制电路。该电路利用...
刘潇骁余金山刘蓬侠赵振宇方粮潘文胜欧阳海燕
关键词:锁相环
文献传递
基于模板匹配的低亮度过孔提取方法研究
随着IP核在集成电路中的广泛应用,IP核的知识产权问题已经引起相关部门和行业的重视,并提出了多种进行IP核保护和维权的方法。反向解剖目标芯片,提取目标电路,检验其与目标IP的一致性通常是鉴定IP核侵权的主要方法。该方法利...
王磊张明李少青盛叶鹏王伟欧阳海燕
关键词:集成电路图像处理过孔
文献传递
流水线功能部件的DFD/DFT设计与实现
VLSI设计频率的快速提升以及集成电路制造工艺的特征尺寸不断缩小,各种微观效应对芯片设计的影响越来越突出,芯片在流片后的实际测试结果,与流片之前的分析测试结果在一定程度上会不一致,尤其是在某些采用了高性能电路设计的模块中...
欧阳海燕
关键词:DFDDFTJTAG
文献传递
基于区域增长的集成电路解剖照片分割方法研究
反向解剖芯片并比较其电路版图与目标IP核的差异,是目前鉴定IP核侵权的主要手段之一。本文主要是研究如何将目标芯片解剖出来的照片进行分割,以方便后续的比较处理。随着IP核复杂度和芯片集成度的快速提高,反向解剖目标芯片后,需...
盛叶鹏张明李少青欧阳海燕王磊
关键词:图像分割
共1页<1>
聚类工具0