您的位置: 专家智库 > >

徐维佳

作品数:3 被引量:2H指数:1
供职机构:西安电子科技大学更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 1篇学位论文
  • 1篇会议论文
  • 1篇专利

领域

  • 2篇电子电信
  • 1篇自动化与计算...

主题

  • 2篇功耗
  • 1篇电路
  • 1篇电路系统
  • 1篇硬件
  • 1篇硬件平台
  • 1篇预测值
  • 1篇数学模型
  • 1篇系统功耗
  • 1篇现场可编程
  • 1篇现场可编程逻...
  • 1篇芯片
  • 1篇内部资源
  • 1篇开发板
  • 1篇可编程逻辑
  • 1篇互连
  • 1篇基于FPGA
  • 1篇功耗评估
  • 1篇高速互连
  • 1篇PCI_EX...
  • 1篇PCIEXP...

机构

  • 3篇西安电子科技...

作者

  • 3篇徐维佳
  • 2篇毕文婷
  • 2篇蔡觉平

年份

  • 1篇2015
  • 2篇2014
3 条 记 录,以下是 1-3
排序方式:
FPGA功耗评估模型的建立方法
究针对现场可编程逻辑器件(Field Programmable Gate Array,FPGA)功耗评估精确度的问题,提出了一种建立FPGA功耗评估模型的数学方法,旨在建立从设计代码到功耗映射的评估模型.首先结合FPGA...
毕文婷蔡觉平徐维佳宋喆喆同亚娜
关键词:现场可编程逻辑器件功耗评估数学模型
基于FPGA的PCIExpress与RapidIO高速互连技术验证
集成电路发展逐渐趋向于高速率低功耗,从上世纪90年代,处理器的速率呈现出指数增长,而系统总线和芯片互连技术却发展缓慢。传统的PCI总线已经满足不了高速CPU对数据读取和写入速度的需求,并且由于其陈旧的总线结构带来的缺陷,...
徐维佳
关键词:高速互连FPGA开发板
基于FPGA芯片的电路系统功耗预测方法
本发明公开了一种基于FPGA芯片的电路系统功耗预测方法,主要解决同类技术无法满足系统热失效和可靠性分析要求的问题。其实现步骤为:1.依据功能对FPGA内部资源进行模块划分,确定建模最小单元;2.针对建模最小单元确定其功耗...
蔡觉平同亚娜毕文婷宋喆喆徐维佳
文献传递
共1页<1>
聚类工具0