韩学森 作品数:5 被引量:2 H指数:1 供职机构: 山东科技大学 更多>> 相关领域: 电子电信 自动化与计算机技术 更多>>
基于OpTiMSoC的超高清HEVC视频实时解码众核处理器设计 HEVC(High Efficiency Video Coding,高效视频编码)是当前最热门的视频编码标准,以上一代编码标准H.264为基础。在保持相同视频图像质量的条件下,将视频流的码率降低50%。但是HEVC的计算... 韩学森关键词:视频编码 计算复杂度 多核处理器 文献传递 面向超高清应用的并行解码处理器设计 2017年 本设计在对称多处理器架构的工作站上对面向超高清HEVC(High Efficiency Video Coding,高效视频编码)应用的并行解码处理器进行研究。设计了一种负载稳定且扩展能力强的并行解码器系统架构,在对解码过程的计算复杂度进行统计的基础上,将任务划分到各个模块分别执行,并通过OOP(Object-oriented programming,面向对象的程序设计思想)进行实现。然后采用视频编码联合组官方测试标准对并行解码处理器进行性能测试,证实其在超高清应用解码中所具有的实时性能。 韩学森 张德学 张存生 王超 冀贞贤 杜飞飞关键词:超高清 实时解码 并行化 基于FPGA和Andiord平台的无线数字示波器 本实用新型涉及基于FPGA和Andiord平台的无线数字示波器,属于显示电变量或波形的装置领域。其解决了现有示波器存在的人机交互困难和无法远程控制等问题。本实用新型数据采集模块包括ADC模块和FPGA模块,数据处理模块采... 盛瑞平 张小军 张恒 张存生 冀贞贤 王超 韩学森文献传递 基于CORDIC算法的参数可调信号源设计 被引量:1 2017年 直接频率合成技术(DDS)是无线通信中的关键技术,因应用场合及技术指标不同,DDS中的正弦波形产生模块有多种实现方法,本设计采用CORDIC算法计算波形数据,并通过预处理实现全部相位波形数据的即时计算,不占用存储资源,且可通过改变迭代次数来调节精度。所设计的DDS精度、频率、相位可调,在Altera Cyclone2中实现时,时钟频率可达172 MHz,占用1 171 LUTs。 张存生 张德学 韩学森 王超 张恒 冀贞贤关键词:FPGA CORDIC 免缩放因子CORDIC算法改进及FPGA实现 被引量:1 2017年 本设计对免缩放因子CORDIC算法进一步改进,改进包括进一步减少迭代次数和减少双步CORDIC算法中区间折叠模块输出调整方式。将改进后的算法与免缩放因子单步算法和免缩放因子双步算法相结合,给出一种正余弦波形产生的架构。用Verilog编写RTL级实现改进后的架构代码,仿真输出与Matlab数据对比,其中正余弦误差都集中在2%以下。在Altera EP2C70F89C6芯片上做FPGA验证,时钟频率可达1000MHz。 张存生 张德学 王超 韩学森 冀贞贤 杜飞飞关键词:CORDIC MODEL SIM MATLAB