周佳宁
- 作品数:3 被引量:1H指数:1
- 供职机构:电子科技大学更多>>
- 相关领域:电子电信更多>>
- 一种低功耗14位10MS/s流水线A/D转换器被引量:1
- 2012年
- 基于0.6μm BiCMOS工艺,设计了一个低功耗14位10MS/s流水线A/D转换器.采用了去除前端采样保持电路、共享相邻级间的运放、逐级递减和设计高性能低功耗运算放大器等一系列低功耗技术来降低ADC的功耗.为了减小前端采样保持电路去除后引入的孔径误差,采用一种简单的RC时间常数匹配方法.仿真结果表明,当采样频率为10MHz,输入信号为102.5kHz,电源电压为5V时,ADC的信噪失真比(SNDR)、无杂散谐波范围(SFDR)、有效位数(ENOB)和功耗分别为80.17dB、87.94dB、13.02位和55mW.
- 周佳宁李荣宽
- 关键词:模数转换器运放共享低功耗
- 低功耗14位10 MS/s流水线ADC设计
- 模数转换器(Analog-to-Digital Converters, ADC)是现代模拟/混合信号集成电路(IC)的重要组成部分。除了其静态参数和动态参数外,功耗是强调便携性的应用环境中首要关注的指标。流水线结构已经被...
- 周佳宁
- 关键词:模数转换器低功耗设计
- 一种应用于流水线ADC采样保持电路的设计
- 2011年
- 介绍了一种应用于12位、10MS/s流水线模数转换器前端的高性能采样保持(SH)电路的设计。该电路采用全差分电容翻转型结构及下极板采样技术,有效地减少噪声、功耗及电荷注入误差。采用一种改进的栅源电压恒定的自举开关,极大地减小电路的非线性失真。运算放大器为增益增强型折叠式共源共栅结构,能得到较高的带宽和直流增益。该采样保持电路采用JAZZ 0.6μm BiCMOS工艺来实现,在5V电源电压、10MHz采样频率下,当输入信号频率为1MHz时,仿真结果显示无杂散动态范围(SFDR)为107.82dB、信噪比(SNR)为87.8dB、总谐波失真比(THD)为-105.2dB。该部分电路版图面积为0.4mm×0.8mm,功耗仅为11mW。
- 周佳宁李荣宽
- 关键词:流水线ADC栅压自举开关采样保持电路