您的位置: 专家智库 > >

文献类型

  • 6篇期刊文章
  • 3篇专利

领域

  • 6篇电子电信

主题

  • 2篇信号
  • 2篇入侵
  • 2篇入侵检测
  • 2篇入侵检测系统
  • 2篇数据模块
  • 2篇拓扑
  • 2篇拓扑图
  • 2篇网络
  • 2篇网络地址
  • 2篇网络拓扑
  • 2篇网络拓扑图
  • 2篇无线传感
  • 2篇均衡器
  • 2篇广播
  • 2篇广播信号
  • 2篇5GB/S
  • 2篇CMOS
  • 2篇IO
  • 2篇传感
  • 1篇电路

机构

  • 9篇中国科学院自...
  • 6篇中国科学技术...

作者

  • 9篇张步青
  • 6篇黄鲁
  • 2篇高辉
  • 2篇汤淑敏
  • 2篇姚庆明
  • 2篇张楠
  • 2篇王飞跃
  • 2篇刘斌
  • 2篇郑晓龙
  • 1篇赵坤
  • 1篇方毅
  • 1篇王瑛
  • 1篇李长青
  • 1篇高腾
  • 1篇陈浩
  • 1篇邹陈

传媒

  • 4篇微电子学
  • 2篇微电子学与计...

年份

  • 4篇2016
  • 2篇2015
  • 1篇2011
  • 1篇2010
  • 1篇2009
9 条 记 录,以下是 1-9
排序方式:
一种用于串行Rapid IO接口的差分接收机设计
2015年
基于串行Rapid IO 2.0规范,设计了一种用于串行Rapid IO接口的差分接收机.该接收机均衡电路的频率补偿点以及补偿强度可调,以满足Rapid IO 2.0规范规定的不同传输数据率的传输要求;采用共模稳定与偏移调整电路,以减小工艺和温度对接收机的影响.基于SMIC 40nm CMOS工艺对电路进行设计.仿真结果显示,该差分接收机满足Rapid IO 2.0规范,在6.25Gb/s的最大数据率下,平均功耗为1.3mW.
苏鹏洲黄鲁张步青
关键词:RAPIDIO接收机均衡器
一种4路正交时钟校准电路的设计被引量:1
2016年
采用TSMC 40nm CMOS工艺,设计了一种正交时钟校准电路,它包含2个脉冲宽度调整环路和1个内嵌的延迟锁相环。与其他校准电路相比,本文校准电路无需50%占空比的参考时钟或者单端转差分(STC)电路,就能获得4路占空比为50%的时钟,还能调整时钟的相对相位以输出4路正交时钟。当工作频率为3.125GHz时,该校准电路能将占空比为10%~90%的输入时钟自动调整至占空比为50%±0.2%的时钟,相位调整范围为58°~122°,电路功耗为2.2mW,可应用于RapidIO物理层接收机电路中。
李中恩黄鲁张步青
关键词:延迟锁相环占空比
入向链路码分多址的星形无线通信网络系统及实现方法
本发明是一种入向链路码分多址的星形无线通信网络系统及实现方法,应用于由不同的外围节点和中心节点组成的星形无线通信网络入向链路方向传输信息,整个系统需要实现时间同步,不同的外围节点通过同一个伪随机序列的不同初始相位来区分,...
王瑛高腾赵坤张步青李长青
文献传递
一种具有查错功能的10B/8B解码器设计被引量:3
2016年
研究了8B/10B的原理及其特点,分析编码的内在关联性和逻辑性,给出了一种具有查错功能的10B/8B并行逻辑解码方法,并且使用modelsim10.2进行仿真,使用Synopsys的synthesis利用TSMC130工艺进行综合.结果表明其查错功能正确,并且相对于现有8B/10B解码方法,逻辑运算量小,速度快.
邹陈黄鲁张步青
关键词:逻辑优化
一种6.25Gb/s带预加重结构的低压差分发送器
2016年
采用SMIC 40nm CMOS工艺,设计了一种带预加重结构的低压差分(LVDS)发送器。低压差分驱动器采用双运放反馈控制电路,可稳定输出信号的摆幅。采用边沿检测电流注入的预加重电路,对输出进行高频预加重,克服了数据高速传输中高频信号的损失。该发送器的速率为6.25Gb/s,输出差分信号摆幅为300mV,预加重比例为3.5dB,功耗为7.1mW。该低压差分发送器可应用于高速IO物理层电路中。
陈浩黄鲁张步青
关键词:并串转换预加重
一种新型6.25Gb/s CTLE均衡器的设计被引量:13
2016年
为了改善传统CTLE均衡器的均衡能力较低、使用大电容造成版图面积较大等缺点,设计了一款采用多级并联反馈网络的新型CTLE均衡器。该均衡器可用于高速串行通信,其频率补偿点以及补偿强度可调,能正确传输不同数据率的串行信号。基于SMIC 40nm CMOS工艺对电路进行设计,仿真结果显示,在6.25Gb/s的最大数据率下,最大补偿能力为13.8dB,平均功耗为0.7mW,版图尺寸为14.3μm×13μm。
苏鹏洲黄鲁方毅张步青
关键词:CMOS
一种全差分双路延迟环形VCO的设计被引量:3
2015年
采用SMIC 40nm CMOS工艺,设计了一款采用双路延迟结构和新型延迟单元的高性能全差分环形压控振荡器。仿真结果表明,该VCO电路可实现高振荡频率和宽调谐电压,调节频率范围为5.5~8GHz,控制电压调节范围为0~VDD。谐振频率为6.25GHz时,消耗功耗为4.4mW,相位噪声为-85dBc@1MHz。该VCO可应用于高速IO时钟恢复及频率发生器电路中。
谷银川黄鲁张步青
关键词:环形压控振荡器调谐范围CMOS
一种入侵检测系统及方法
公开一种入侵检测系统和方法,系统由多个检测网络位于防范现场,总线将检测网络连接至远程监控中心;方法是将无线传感模块加入无线数据模块建立的网络,接收无线数据模块分配的网络地址后上传邻居表,于远程监控中心端形成网络拓扑图,收...
姚庆明王飞跃汤淑敏高辉张步青刘斌张楠郑晓龙
文献传递
一种入侵检测系统及方法
公开一种入侵检测系统和方法,系统由多个检测网络位于防范现场,总线将检测网络连接至远程监控中心;方法是将无线传感模块加入无线数据模块建立的网络,接收无线数据模块分配的网络地址后上传邻居表,于远程监控中心端形成网络拓扑图,收...
姚庆明王飞跃汤淑敏高辉张步青刘斌张楠郑晓龙
文献传递
共1页<1>
聚类工具0