您的位置: 专家智库 > >

王莉娜

作品数:8 被引量:0H指数:0
供职机构:北京工业大学更多>>
发文基金:北京市自然科学基金国家教育部博士点基金国家自然科学基金更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 6篇专利
  • 1篇期刊文章
  • 1篇学位论文

领域

  • 2篇电子电信
  • 2篇自动化与计算...

主题

  • 6篇电路
  • 4篇电路设计
  • 4篇功耗
  • 3篇多米诺
  • 3篇集成电路
  • 2篇噪声
  • 2篇噪声干扰
  • 2篇晶体管
  • 2篇抗噪
  • 2篇抗噪声
  • 2篇抗噪声干扰
  • 2篇空闲
  • 2篇空闲状态
  • 2篇控制信号
  • 2篇集成电路设计
  • 2篇放电
  • 2篇抽取
  • 1篇低功耗
  • 1篇电路性能
  • 1篇动态功耗

机构

  • 8篇北京工业大学

作者

  • 8篇王莉娜
  • 7篇汪金辉
  • 6篇宫娜
  • 6篇侯立刚
  • 1篇王艳丰

传媒

  • 1篇微电子学

年份

  • 2篇2017
  • 1篇2016
  • 5篇2014
8 条 记 录,以下是 1-8
排序方式:
基于数据驱动动态逻辑电路的桶形移位器设计
2014年
介绍了一种新型数据驱动的动态逻辑电路。该电路去除了时钟信号,利用适当的输入数据来保持电路正确的逻辑操作。基于数字驱动的动态逻辑电路,设计了一种新型低功耗、高性能的8位桶形移位器。仿真结果表明,在相同的工作频率下,与基于传统动态逻辑电路的8位桶形移位器相比,新型8位桶形移位器的版图面积减少了40%,速度提高了17%,功耗-延迟积减少了14%。
王莉娜汪金辉张俊腾
关键词:低功耗
基于时钟抽取偏置电压技术的高性能多米诺电路设计
本发明涉及一种基于时钟抽取偏置电压技术的高性能多米诺电路设计,属于集成电路设计领域,尤其涉及一种SRAM的位线电路设计;本发明通过多米诺延迟单元中适当位置中抽取出时钟信号,并将该信号进行处理,接入动态逻辑电路中保持管衬底...
汪金辉杨泽重侯立刚宫娜王莉娜
一种三态10管SRAM存储单元电路设计
本发明涉及一种三态10管SRAM存储单元电路设计,在传统8管SRAM存储单元电路中插入一个放电NMOS晶体管N<Sub>D</Sub>和一个保存数据NMOS晶体管N<Sub>R</Sub>,通过控制信号Dead和Drow...
汪金辉王莉娜侯立刚宫娜杨泽重
文献传递
一种输入驱动的多米诺电路设计
本发明涉及一种输入驱动的多米诺电路设计,并对多米诺电路进行结构优化,去除时钟晶体管,由组合的输入数据代替时钟信号,从而实现动态功耗减少,电路减少了晶体管数目从而缩短了工作时间提高了电路性能、减小了电路版图面积;本发明有效...
汪金辉王莉娜侯立刚宫娜杨泽重王艳丰
文献传递
深亚微米工艺片内偏差建模方法研究与分析
随着集成电路产业进入深亚微米阶段,晶体管特征尺寸不断缩小,片内偏差(On-Chip Variation,OCV)现象变的越发明显,已经严重影响芯片的性能、良率乃至功能的正确性。目前,静态时序分析(Static timin...
王莉娜
关键词:集成电路深亚微米工艺静态时序分析
文献传递
一种基于人眼双目视角的体感控制器
本发明涉及一种基于人眼双目视角的体感控制器,属于计算机输入设备,尤其涉及一种智能手势识别设备;本发明通过在以眼镜为代表的头戴设备为基础,将两颗摄像头分别安装在眼镜的两侧以获得操控者的视角。通过控制电路将两摄像头拍摄的图形...
汪金辉杨泽重侯立刚宫娜王莉娜
文献传递
一种三态10管SRAM存储单元电路设计
本发明涉及一种三态10管SRAM存储单元电路设计,在传统8管SRAM存储单元电路中插入一个放电NMOS晶体管N<Sub>D</Sub>和一个保存数据NMOS晶体管N<Sub>R</Sub>,通过控制信号Dead和Drow...
汪金辉王莉娜侯立刚宫娜杨泽重
基于时钟抽取偏置电压技术的高性能多米诺电路设计
本发明涉及一种基于时钟抽取偏置电压技术的高性能多米诺电路设计,属于集成电路设计领域,尤其涉及一种SRAM的位线电路设计;本发明通过多米诺延迟单元中适当位置中抽取出时钟信号,并将该信号进行处理,接入动态逻辑电路中保持管衬底...
汪金辉杨泽重侯立刚宫娜王莉娜
文献传递
共1页<1>
聚类工具0