2024年7月29日
星期一
|
欢迎来到贵州省图书馆•公共文化服务平台
登录
|
注册
|
进入后台
[
APP下载]
[
APP下载]
扫一扫,既下载
全民阅读
职业技能
专家智库
参考咨询
您的位置:
专家智库
>
>
谢佩娟
作品数:
1
被引量:1
H指数:1
供职机构:
国立台湾科技大学
更多>>
相关领域:
电子电信
更多>>
作品列表
供职机构
相关作者
所获基金
研究领域
题名
作者
机构
关键词
文摘
任意字段
作者
题名
机构
关键词
文摘
任意字段
在结果中检索
文献类型
1篇
中文期刊文章
领域
1篇
电子电信
主题
1篇
低噪
1篇
低噪声
1篇
低噪声放大器
1篇
电路
1篇
前端电路
1篇
芯片
1篇
芯片设计
1篇
接收机
1篇
宽带
1篇
宽带接收
1篇
宽带接收机
1篇
混频
1篇
混频器
1篇
放大器
1篇
OFDM
1篇
超宽
1篇
超宽带
1篇
超宽带接收机
机构
1篇
国立台湾科技...
1篇
中华电信研究...
作者
1篇
谢佩娟
传媒
1篇
山东科技大学...
年份
1篇
2011
共
1
条 记 录,以下是 1-1
全选
清除
导出
排序方式:
相关度排序
被引量排序
时效排序
应用于OFDM之3.1~8.0GHz超宽带接收机前端芯片设计
被引量:1
2011年
使用TSMC 0.18μm CMOS工艺实现3.1~8.0GHz超宽带接收机前端电路芯片设计,并利用ADS软件进行仿真、电路参数调整。电路架构包括:单端输入差动输出之超宽带低噪声放大器、Balun(Balance-unbalance)以及差动输入/输出的超宽带降频混频器,主要特点是在低噪声放大器输出端和混频器之间加入Balun,提升电路性能并减少芯片面积。芯片测试结果:在供给电压1.8V下,频宽为3.1~8.0GHz,S11<-15.3dB,转换增益为24.6dB,功率消耗为37.98mW。包含接脚,芯片面积0.985(0.897×1.098)mm2。
黄进芳
谢佩娟
刘荣宜
关键词:
超宽带
前端电路
低噪声放大器
混频器
全选
清除
导出
共1页
<
1
>
聚类工具
0
执行
隐藏
清空
用户登录
用户反馈
标题:
*标题长度不超过50
邮箱:
*
反馈意见:
反馈意见字数长度不超过255
验证码:
看不清楚?点击换一张