您的位置: 专家智库 > >

谢佩娟

作品数:1 被引量:1H指数:1
供职机构:国立台湾科技大学更多>>
相关领域:电子电信更多>>

文献类型

  • 1篇中文期刊文章

领域

  • 1篇电子电信

主题

  • 1篇低噪
  • 1篇低噪声
  • 1篇低噪声放大器
  • 1篇电路
  • 1篇前端电路
  • 1篇芯片
  • 1篇芯片设计
  • 1篇接收机
  • 1篇宽带
  • 1篇宽带接收
  • 1篇宽带接收机
  • 1篇混频
  • 1篇混频器
  • 1篇放大器
  • 1篇OFDM
  • 1篇超宽
  • 1篇超宽带
  • 1篇超宽带接收机

机构

  • 1篇国立台湾科技...
  • 1篇中华电信研究...

作者

  • 1篇谢佩娟

传媒

  • 1篇山东科技大学...

年份

  • 1篇2011
1 条 记 录,以下是 1-1
排序方式:
应用于OFDM之3.1~8.0GHz超宽带接收机前端芯片设计被引量:1
2011年
使用TSMC 0.18μm CMOS工艺实现3.1~8.0GHz超宽带接收机前端电路芯片设计,并利用ADS软件进行仿真、电路参数调整。电路架构包括:单端输入差动输出之超宽带低噪声放大器、Balun(Balance-unbalance)以及差动输入/输出的超宽带降频混频器,主要特点是在低噪声放大器输出端和混频器之间加入Balun,提升电路性能并减少芯片面积。芯片测试结果:在供给电压1.8V下,频宽为3.1~8.0GHz,S11<-15.3dB,转换增益为24.6dB,功率消耗为37.98mW。包含接脚,芯片面积0.985(0.897×1.098)mm2。
黄进芳谢佩娟刘荣宜
关键词:超宽带前端电路低噪声放大器混频器
共1页<1>
聚类工具0