您的位置: 专家智库 > >

胡小刚

作品数:2 被引量:1H指数:1
供职机构:江南大学更多>>
发文基金:中央高校基本科研业务费专项资金江苏省自然科学基金江苏省“六大人才高峰”高层次人才项目更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇自动化与计算...

主题

  • 2篇系统芯片
  • 2篇芯片
  • 1篇数据传输
  • 1篇数模
  • 1篇数模混合
  • 1篇通用可编程接...
  • 1篇接口
  • 1篇仿真
  • 1篇编程
  • 1篇编程接口
  • 1篇SOC
  • 1篇VERILO...
  • 1篇IP核

机构

  • 2篇江南大学
  • 2篇中国电子科技...

作者

  • 2篇虞致国
  • 2篇赵琳娜
  • 2篇魏敬和
  • 2篇顾晓峰
  • 2篇胡小刚

传媒

  • 1篇电子技术应用
  • 1篇电子器件

年份

  • 2篇2015
2 条 记 录,以下是 1-2
排序方式:
通用可编程接口IP核的设计与实现
2015年
为满足SoC外设接口高带宽、外部电路接口多样性的要求,利用可编程状态机和波形描述符存储器,设计了一种通用可编程接口IP核。分别从接口硬件连接设计、固件程序设计、波形描述符设计和仿真平台设计等方面对接口的设计流程进行了详述。以8051 CPU核为基础,利用所设计的接口IP核构建了仿真验证环境,对接口IP核编程后实现了对外部存储器的访问,并通过比较写出和读入的数据验证了设计的正确性。
胡小刚赵琳娜虞致国魏敬和顾晓峰
关键词:系统芯片通用可编程接口IP核数据传输
一种数模混合SoC的系统级后仿真验证平台被引量:1
2015年
针对传统大规模数模混合So C后仿真验证过慢的问题,提出了一种数模混合SoC系统级后仿真验证平台。该平台充分利用主流EDA工具,在传统Verilog-cdl后仿真验证平台的基础上,将原本网表中耗时长的模块用Verilog模型替换,使用Verilog-cdl-Verilog仿真方法,明显加快了仿真速度。从验证环境搭建、系统脚本设计、仿真接口设计3个方面详述了仿真平台的设计流程,并通过指令集功能的仿真实现,证明了平台的可行性和可靠性。该验证平台有助于缩短大规模数模混合SoC的开发周期。
胡小刚赵琳娜虞致国魏敬和顾晓峰
共1页<1>
聚类工具0