张金林
- 作品数:6 被引量:2H指数:1
- 供职机构:中国人民解放军空军雷达学院三系更多>>
- 相关领域:电子电信军事更多>>
- 一种DPR中总线宏的设计方法被引量:1
- 2011年
- 针对传统的实现FPGA局部动态可重构中总线宏的设计方法比较复杂的问题,提出了一种Virtex-5 FPGA局部动态重构中基于Slice的总线宏的简易设计方法。在介绍总线宏基本原理的基础上,分析传统设计方法的复杂性,结合Virtex-5芯片的结构特点,以Xilinx的ISE9.1i和PlanAhead9.2.7开发软件为依托,通过宏文件获取、模块例化和连线以及放置总线宏来实现总线宏的设计。实验和仿真结果表明,该方法简单易行、灵活性强,能够工程化应用于Virtex-5 FPGA的局部动态重构设计中。
- 肖松李跃华张金林
- 关键词:总线宏现场可编程门阵列
- 空天信息系统的容错设计与实现
- 2011年
- 为了提高SRAM型FPGA在空天信息系统应用中的可靠性,提出了一种基于FPGA局部动态可重构的容错系统设计方法。通过深入分析FPGA在空天信息系统应用中的故障机理,比较了当前应用较为广泛的抗空间辐射容错方法,结合FPGA局部动态可重构技术的优点和Virtex-5器件的结构特点,实现了XC5VLX50T-1FF1136芯片局部动态重构的容错系统设计。实验结果表明,该方法不仅能够大大节省硬件资源的开销,还能有效降低SRAM型FPGA因空间辐射而发生故障的可能性。
- 肖松李跃华张金林
- 关键词:空间环境FPGA动态可重构容错
- SEC码实现双错定位的方法
- 探讨运用SEC码的校验方程实现代码双错的检测及定位的方法,指出d=3的SEC码在出现双错时,其错误码仅只有三种码位组合。
- 朱红卫周翠张金林宋晓玫
- 文献传递
- 基于EAPR的FPGA局部动态重构实现被引量:1
- 2010年
- 针对数字逻辑系统规模扩大出现的单片电路资源利用率下降的问题,提出了一种基于EAPR的FPGA局部动态重构实现方法.该方法结合EAPR设计思想和Virtex-5芯片的特点,通过ISE软件进行模块设计和PlanAhead软件的重构实现,完成了XC5VLX50T(1FF1136)芯片的局部动态重构.仿真和实验结果表明:该方法需下载的文件大小仅为普通方法的21.9%;能实现对芯片内部资源的有效管理和合理利用,为实际工程中利用有限的资源实现更大规模的逻辑设计提供参考.
- 肖松李跃华张金林
- 关键词:现场可编程门阵列
- 基于求和增量调制器的DRFM仿真
- 2012年
- 为了降低基于DRFM技术的干扰设备的寄生信号,根据寄生信号产生原理和改善寄生信号的方法,提出了一种基于求和增量调制器的信号处理方法,并使用System Generator进行了仿真.仿真结果表明,该方法能够在降低寄生信号的同时,仅少量增加数字信号的位宽,有利于节省DRFM存储信号所需的存储器件数量,提升了DRFM系统能够存储的信号的总时间长度,为PD雷达目标模拟器的设计提供了依据.
- 郝毅蓝江桥张金林
- 关键词:寄生信号CIC滤波器
- 雷达兵中级指挥军官培养问题初探
- 2010年
- 为进一步把握雷达兵中级指挥军官培养规律,提高雷达兵中级指挥军官培养质量.针对当前雷达兵中级指挥军官培养中存在的培训机制不健全、课程设置不合理、培养手段落后等不足,提出建立"适应联合空情预警课程"、"增加实践课程"和"构建综合课程"的课程体系;完善培训考评机制、提高教员教学能力、强化人才信息素质和心理素质培养等建议.
- 张金林王进高晓峰
- 关键词:雷达兵