您的位置: 专家智库 > >

原华

作品数:2 被引量:4H指数:2
供职机构:南华大学电气工程学院更多>>
发文基金:河南省自然科学基金湖南省科技厅科研项目更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信

主题

  • 2篇电路
  • 2篇硬件描述语言
  • 2篇高速集成电路
  • 2篇超高速
  • 2篇超高速集成电...
  • 1篇阵列
  • 1篇数字锁相
  • 1篇数字锁相环
  • 1篇锁相
  • 1篇锁相环
  • 1篇锁相环设计
  • 1篇全数字
  • 1篇全数字锁相环
  • 1篇现场可编程
  • 1篇现场可编程门...
  • 1篇相位
  • 1篇相位累加
  • 1篇相位累加器
  • 1篇门阵列
  • 1篇可编程门阵列

机构

  • 2篇南华大学

作者

  • 2篇单长虹
  • 2篇蒋小军
  • 2篇原华
  • 1篇盛臻

传媒

  • 2篇现代电子技术

年份

  • 1篇2013
  • 1篇2012
2 条 记 录,以下是 1-2
排序方式:
基于PI控制的全数字锁相环设计被引量:2
2013年
针对以往全数字锁相环研究中所存在电路结构复杂、设计难度较大和系统性能欠佳等问题,提出了一种实现全数字锁相环的新方法。该锁相环以数字比例积分控制的设计结构取代了传统的一些数字环路滤波控制方法。应用EDA技术完成系统设计,并进行计算机仿真。仿真结果表明:在一定的频率范围内,该锁相环锁定时间最长小于15个输入信号周期,相位抖动小于输出信号周期的5%,且具有电路结构简单、环路性能好和易于集成的特点。
蒋小军单长虹原华盛臻
关键词:全数字锁相环超高速集成电路硬件描述语言
基于流水线结构的DDS多功能信号发生器设计被引量:2
2012年
在应用FPGA进行DDS系统设计过程中,选择芯片的运行速度优化和资源利用优化常常是相互矛盾的,从发展趋势和运算要求看,系统速度指标的意义比面积指标更趋重要。基于此,介绍了一种流水线结构来优化传统的相位累加器,在QuartusⅡ开发环境下搭建系统模型、仿真及下载,并采用嵌入式逻辑分析仪分析和验证了实验结果。该系统可以完成多位频率控制字的累加,能够产生正弦波、方波和三角波,具有良好的实时性。
原华单长虹蒋小军
关键词:超高速集成电路硬件描述语言现场可编程门阵列相位累加器
共1页<1>
聚类工具0