您的位置: 专家智库 > >

周栋

作品数:1 被引量:1H指数:1
供职机构:西安交通大学电子与信息工程学院更多>>
发文基金:国家自然科学基金更多>>
相关领域:电子电信更多>>

文献类型

  • 1篇中文期刊文章

领域

  • 1篇电子电信

主题

  • 1篇带隙基准
  • 1篇低功耗
  • 1篇低功耗高精度
  • 1篇电源电压
  • 1篇电源电压抑制...
  • 1篇抑制比
  • 1篇偏置
  • 1篇自偏置
  • 1篇温度系数
  • 1篇功耗
  • 1篇PSRR

机构

  • 1篇西安交通大学

作者

  • 1篇张春茗
  • 1篇邵志标
  • 1篇周栋

传媒

  • 1篇电子器件

年份

  • 1篇2007
1 条 记 录,以下是 1-1
排序方式:
一种嵌入式低功耗高精度带隙基准的设计被引量:1
2007年
提出了一种自偏置,共源共栅(Cascode)结构的标准CMOS带隙基准电路,未使用运算放大器,占用面积小,功耗低,有利于集成到低功耗电路系统.采用新颖的Power On Reset电路解决了自偏置电路的启动问题.采用基极电流消除技术和基极电阻补偿技术实现高精度.在UMC0.25μm3.3V电源电压CMOS工艺条件下进行模拟验证,模拟结果表明:带隙基准输出电压为1.2083V,在-20~80℃温度范围内,温度系数为8×10-6/℃,电源抑制比(PSRR)为-65.8dB,功耗小于200μW,输出噪声225nV2~(1/Hz)
张春茗邵志标周栋
关键词:带隙基准低功耗高精度自偏置温度系数
共1页<1>
聚类工具0