您的位置: 专家智库 > >

徐江

作品数:3 被引量:6H指数:1
供职机构:电子科技大学光电信息学院电子薄膜与集成器件国家重点实验室更多>>
发文基金:国防科技技术预先研究基金更多>>
相关领域:电子电信更多>>

文献类型

  • 3篇中文期刊文章

领域

  • 3篇电子电信

主题

  • 2篇转换器
  • 2篇A/D
  • 2篇A/D转换
  • 2篇A/D转换器
  • 1篇电荷泵
  • 1篇电荷泵锁相环
  • 1篇信息处理
  • 1篇信息处理技术
  • 1篇预放大器
  • 1篇数字接收机
  • 1篇锁相
  • 1篇锁相环
  • 1篇中频采样
  • 1篇接收机
  • 1篇宽范围
  • 1篇鉴频
  • 1篇鉴频鉴相器
  • 1篇鉴相
  • 1篇鉴相器
  • 1篇过零

机构

  • 3篇电子科技大学
  • 1篇中国工程物理...

作者

  • 3篇徐江
  • 2篇于奇
  • 2篇刘元
  • 1篇顾川
  • 1篇陈大海
  • 1篇吕幼新
  • 1篇许巧丽

传媒

  • 1篇微电子学
  • 1篇电子元器件应...
  • 1篇信息与电子工...

年份

  • 2篇2010
  • 1篇2005
3 条 记 录,以下是 1-3
排序方式:
一种中频采样模块的设计及其在数字接收机中的应用被引量:1
2005年
基于AD6644设计了一个中频采样模块,分别用于一种脉冲编码调制/调频遥测数字接收机和一种宽带雷达数字接收机中,实验结果证明两种数字接收机均能正确地解调信号,达到了预定指标。
陈大海徐江吕幼新
关键词:信息处理技术中频采样A/D转换器数字接收机
宽范围快锁定CMOS电荷泵锁相环的设计被引量:5
2010年
通过研究分析电荷泵锁相环的电路结构,给出了一种应用于超高速ADC的电荷泵锁相环的设计方法。该方法采用动态PFD(鉴频鉴相器)结构和CSA(Current Steer Amplifier)构架的压控振荡器(VCO)结构。在基于3.3 V、0.35μm标准工艺在Cadence环境下的仿真结果表明,其VCO的输出频率范围为35 MHz^1.3 GHz,电荷泵锁相环的功耗为32.68 mW,锁定时间仅为2.2μs。
徐江刘元于奇
关键词:锁相环电荷泵VCO鉴频鉴相器
一种用于ADC减少插值误差的预放大器
2010年
在分析折叠内插ADC预放大电路非线性误差的基础上,设计了一种适用于折叠内插ADC的新型预放大器,有利于减少插值非线性。采用0.35μmCMOS工艺,在3.3V电源电压下进行仿真。结果表明,在0.85V到2.45V输入范围内,预放大器过零点对应的输出电压保持在2.6V,0.1%的容差范围内,建立时间为4.2ns,有利于提高插值精度。
刘元徐江顾川于奇许巧丽
关键词:预放大器A/D转换器过零点
共1页<1>
聚类工具0