您的位置: 专家智库 > >

吕志强

作品数:2 被引量:6H指数:1
供职机构:哈尔滨工业大学航天学院微电子科学与技术系更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 1篇电子电信
  • 1篇自动化与计算...

主题

  • 2篇电路
  • 2篇集成电路
  • 2篇VLSI设计
  • 2篇超大规模集成
  • 2篇超大规模集成...
  • 2篇大规模集成电...
  • 1篇阵列
  • 1篇图像
  • 1篇纹理
  • 1篇纹理图像
  • 1篇脉动阵
  • 1篇脉动阵列
  • 1篇MPEG-4

机构

  • 2篇哈尔滨工业大...

作者

  • 2篇何卫锋
  • 2篇毛志刚
  • 2篇吕志强
  • 1篇周文彪
  • 1篇尹海丰

传媒

  • 1篇计算机研究与...
  • 1篇固体电子学研...

年份

  • 2篇2005
2 条 记 录,以下是 1-2
排序方式:
基于纹理图像的MPEG-4运动补偿电路的VLSI设计
2005年
在采用外部存储和内部缓存的两级存储方案的基础上,提出了一种基于纹理图像的MPEG-4ASP@L5运动补偿电路的硬件结构,并完成了VLSI设计。针对运动向量的预测算法,在满足实时译码的前提下对电路的内部缓存LM2进行了优化。对于重叠块运动补偿算法,提出了一种有效的双循环替换缓存结构。采用TSMC0.25μm1P5MCMOS工艺,完成了运动补偿电路的VLSI实现,芯片内核面积为1.31mm×1.31mm,最高工作频率150MHz。系统仿真结果表明该电路可在120MHz的频率下对符合ASProfile标准的ITU-R601格式的纹理视频流进行实时运动补偿。
何卫锋周文彪毛志刚吕志强
关键词:MPEG-4超大规模集成电路
一种基于FBMA算法的整像素运动估计芯片的VLSI设计被引量:6
2005年
给出了一种基于全搜索块匹配算法的运动估计电路的改进结构,并完成了VLSI设计.通过采用多端口匹配策略和双时钟方案,使得在提高先前帧搜索区域像素数据重复利用率的同时,将脉动阵列的计算效率提高到74.9%.采用TSMC0.25μm1P5MCMOS工艺,完成了运动估计芯片的VLSI实现,其芯片面积为3.37mm×3.37mm,最高工作频率为110MHz.综合后仿真表明在89.4MHz的频率下,该电路可以对支持MPEG4ASProfile标准的ITUR601格式视频图像(720×480@30HzNTSC或720×576@25HzPAL)进行基于整像素的实时运动估计.
何卫锋毛志刚吕志强尹海丰
关键词:脉动阵列超大规模集成电路
共1页<1>
聚类工具0