您的位置: 专家智库 > >

文献类型

  • 13篇专利
  • 3篇期刊文章
  • 2篇会议论文
  • 1篇学位论文

领域

  • 4篇电子电信
  • 4篇自动化与计算...

主题

  • 8篇电路
  • 6篇时钟
  • 5篇差分
  • 4篇压控
  • 4篇压控振荡器
  • 4篇振荡器
  • 4篇整体性能
  • 4篇晶体管
  • 4篇反相器
  • 3篇时钟数据恢复
  • 3篇PCI_EX...
  • 3篇VCO
  • 2篇单元电路
  • 2篇电流源
  • 2篇电源电压
  • 2篇端口
  • 2篇心理
  • 2篇心理咨询
  • 2篇信号产生电路
  • 2篇语言处理

机构

  • 18篇国防科学技术...
  • 2篇西南电子电信...

作者

  • 19篇唐世民
  • 15篇何小威
  • 14篇陈吉华
  • 13篇李少青
  • 12篇陈怒兴
  • 11篇赵振宇
  • 11篇马剑武
  • 11篇张民选
  • 9篇欧阳干
  • 9篇王建军
  • 9篇王东林
  • 8篇刘征
  • 7篇王洪海
  • 5篇邹金安
  • 4篇吴宏
  • 4篇徐炜遐
  • 4篇杨学军
  • 4篇陈亮
  • 4篇乐大珩
  • 2篇贺鹏

传媒

  • 2篇第十届计算机...
  • 1篇半导体技术
  • 1篇微计算机信息
  • 1篇电子器件

年份

  • 1篇2022
  • 1篇2021
  • 1篇2011
  • 2篇2010
  • 4篇2009
  • 3篇2008
  • 4篇2007
  • 3篇2006
19 条 记 录,以下是 1-10
排序方式:
可进行信号摆率修正的低电压差分驱动电路
本发明公开了一种可进行信号摆率修正的低电压差分信号驱动电路,它包括由第五晶体管M7和第六晶体管M8组成的镜像电流源、由第一CMOS晶体管M1和第二CMOS晶体管M2组成的控制单元以及互补电流开关单元,所述互补电流开关单元...
杨学军王建军李少青张民选陈吉华赵振宇陈怒兴马剑武邹金安何小威欧阳干王洪海刘征唐世民王东林
文献传递
基于相位合成的时钟50%占空比调节方法
本发明公开了一种基于相位合成的时钟50%占空比调节方法,其步骤为:(1)、脉冲产生:通过脉冲产生电路,将输入的源时钟转化为窄脉冲信号,频率保持不变;(2)、半周期延迟:将步骤(1)中所得的窄脉冲信号延迟半周期;(3)、镜...
赵振宇何小威李少青张民选陈吉华陈怒兴马剑武徐炜遐吴宏陈亮王建军唐世民王东林欧阳干乐大珩
文献传递
一种高校学生心理咨询预约推荐方法及系统
本发明提供了一种高校学生心理咨询预约推荐方法及系统,该推荐系统包括学生特征模块、问题域模块、学生‑问题域映射模块、心理师特征模块、心理范畴模块、心理师‑心理范畴映射模块、关联模块和输出模块。该推荐方法通过自然语言处理及大...
张冬松汪昌健祝恩易鹏段筠宋社政唐世民
一种用于微处理器的高频锁相环设计与实现
锁相环是高性能微处理器必不可少的部件,锁相环的性能直接决定了微处理器时钟的稳定程度和微处理器的性能.本文在分析研究电荷泵型锁相环工作机理的基础上,对压控振荡器的结构加以改进,设计实现了一种应用于高频微处理器的高性能锁相环...
何小威李少青唐世民
关键词:锁相环压控振荡器时钟抖动微处理器
文献传递
基于相位合成的时钟50%占空比调节方法
本发明公开了一种基于相位合成的时钟50%占空比调节方法,其步骤为:(1)、脉冲产生:通过脉冲产生电路,将输入的源时钟转化为窄脉冲信号,频率保持不变;(2)、半周期延迟:将步骤(1)中所得的窄脉冲信号延迟半周期;(3)、镜...
赵振宇何小威李少青张民选陈吉华陈怒兴马剑武徐炜遐吴宏陈亮王建军唐世民王东林欧阳干乐大珩
文献传递
多读端口寄存器文件级驱动位单元电路
本发明公开了一种多读端口寄存器文件级驱动位单元电路,它包括由PMOS管P1,P2和NMOS管N1,N2,N3构成三态存储体核心单元、读端口单元、写端口单元以及反相器链,所述写端口单元与存储体核心单元相连,所述反相器链包括...
张民选贺鹏李少青陈吉华赵振宇陈怒兴马剑武徐炜遐乐大珩孙岩刘婷董兰飞唐世民何小威刘征
文献传递
PCI Express端点应用的FPGA实现被引量:4
2009年
PCI Express是一种应用于各类计算与通信平台的高性能、通用、串行I/O互连协议,该协议基于串行传输技术和包交换结构,在逻辑上可分为物理层、数据链路层以及事务层三个层次。本文对使用FPGA实现PCI Express的方法进行探讨,并基于FPGA+PHY芯片的结构,设计并实现了PCI Express的演示系统。
唐世民罗伟刘峰
关键词:PCIEXPRESSFPGA
一种高速低过冲电荷泵电路的设计(英文)
2009年
为了有效降低传统电荷泵电路的充放电过冲电流,提高电荷泵输出控制电压的稳定性,提出、设计并实现了一种高速低过冲的电荷泵结构,该电路适用于高速锁相环及时钟数据恢复电路。电路在电源电压为1.2 V的0.13μm CMOS工艺下设计实现,并对版图数据进行了HSPICE模拟,其结果表明,电路在2.5 GHz的速度下能很好的工作,同时电流过冲相比传统电荷泵下降了70%。
唐世民陈吉华何小威
关键词:CMOS集成电路电荷泵VCO时钟数据恢复
多读端口寄存器文件级驱动位单元电路
本发明公开了一种多读端口寄存器文件级驱动位单元电路,它包括由PMOS管P1,P2和NMOS管N1,N2,N3构成三态存储体核心单元、读端口单元、写端口单元以及反相器链,所述写端口单元与存储体核心单元相连,所述反相器链包括...
张民选贺鹏李少青陈吉华赵振宇陈怒兴马剑武徐炜遐乐大珩孙岩刘婷董兰飞唐世民何小威刘征
文献传递
PCI Express中的2.5Gbps时钟数据恢复电路的设计与实现
I//O带宽的需求驱动着传统的并行总线向高速串行总线的过渡,作为高速串行总线的典型应用,对PCI Express的研究正在不断发展。与锁相环相比,时钟数据恢复电路/(Clock Data Recovery,CDR/)的输...
唐世民
关键词:时钟数据恢复半速率串行链路VCO
文献传递
共2页<12>
聚类工具0