您的位置: 专家智库 > >

同济大学微电子中心

作品数:50 被引量:107H指数:5
相关作者:林正浩石松华赵忠民彭洪王颖更多>>
发文基金:国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术电子电信理学农业科学更多>>

文献类型

  • 49篇期刊文章
  • 1篇会议论文

领域

  • 29篇自动化与计算...
  • 25篇电子电信
  • 2篇理学
  • 1篇农业科学
  • 1篇文化科学

主题

  • 10篇电路
  • 9篇处理器
  • 8篇嵌入式
  • 7篇电路设计
  • 6篇定制
  • 6篇缓存
  • 6篇加法器
  • 5篇全定制
  • 3篇多处理器
  • 3篇硬件
  • 3篇嵌入式CPU
  • 3篇总线
  • 3篇集成电路
  • 3篇寄存器
  • 3篇加密
  • 3篇加密算法
  • 3篇高速缓存
  • 3篇32位嵌入式...
  • 3篇高性能
  • 2篇动态电路

机构

  • 50篇同济大学

作者

  • 16篇林正浩
  • 5篇任浩琪
  • 3篇张志峰
  • 3篇章玮
  • 3篇彭洪
  • 3篇金钊
  • 2篇赵忠民
  • 2篇夏有为
  • 2篇姚公建
  • 2篇耿红喜
  • 2篇邱雪松
  • 2篇王永建
  • 2篇王沛
  • 2篇徐盛
  • 2篇石松华
  • 2篇王颖
  • 1篇张鹤
  • 1篇魏淑英
  • 1篇彭国福
  • 1篇孙榕

传媒

  • 7篇集成电路应用
  • 6篇电子设计应用
  • 5篇电子工程师
  • 5篇现代电子技术
  • 4篇今日电子
  • 2篇电子技术应用
  • 2篇计算机与数字...
  • 2篇计算机科学
  • 2篇铜业工程
  • 2篇今日科苑
  • 1篇大众科技
  • 1篇经济技术协作...
  • 1篇半导体技术
  • 1篇计算机工程与...
  • 1篇计算技术与自...
  • 1篇桂林电子工业...
  • 1篇山西电子技术
  • 1篇中国集成电路
  • 1篇电子设计技术...
  • 1篇中国新通信

年份

  • 1篇2017
  • 1篇2011
  • 2篇2009
  • 9篇2008
  • 15篇2007
  • 10篇2006
  • 10篇2005
  • 2篇2004
50 条 记 录,以下是 1-10
排序方式:
一款32位嵌入式CPU的定点加法器设计被引量:1
2005年
根据一款32位嵌入式CPU的400MHz主频的要求,结合该CPU五级流水线结构,并借鉴各种算法成熟的加法器,提出了一种电路设计简单、速度快、功耗低、版图面积小的32位改进定点加法器的设计方案,为后续浮点加法器的设计提供了很好的铺垫。
夏有为林正浩杨晓峰
关键词:加法器32位嵌入式CPU浮点加法器电路设计主频
基于RTL综合策略的状态机优化方法
2005年
 有限状态机及其设计技术是数字系统设计中的重要组成部分,是实现高效率、高可靠性逻辑控制的重要途径。良好的状态机的实现不仅与状态机的设计有关,而且与采用的综合策略密切相关。Synopsys公司的DesignCompiler(设计编译程序)提供了针对状态机的综合优化策略,文中叙述了基于RTL(寄存器传输级)综合策略的有限状态机优化方法。
石松华任浩琪
关键词:有限状态机
64位多核CPU中交叉开关总线的设计与实现被引量:1
2008年
交叉开关是无阻塞网络,允许所有可能的点对点间的同时连接。随着制程工艺的发展,越来越多的多核处理器开始采用交叉开关作为内部互连机制。本文论述了在64位多核处理器中交叉开关总线的设计与实现,在本设计中,它的主要功能是控制多个处理器核以及存储、功能单元之间的通信。本设计的优点是采用全定制方式实现数据通路的后端物理设计。最终结果显示本设计比采用自动布局布线方式节省版图面积达30%以上。
卜凡赵忠民
关键词:交叉开关多核CPU全定制
IDEA加密算法的研究与实现被引量:1
2007年
本文介绍了数据加密算法之一的IDEA算法的基本原理,并根据IDEA算法的密钥扩展方式和加解密流程,设计实现了IDEA的功能模块,仿真结果表明,用本文的方法,速度可达到1.4Gb/s.
王静
关键词:IDEA模逆模乘
用Encounter实现Mesh-Local-Tree结构的时钟设计流程被引量:2
2008年
提出了一种实用的设计流程,即在Cadencd公司的Encounter环境中去实现对网格+本地树(MLT)时钟结构的综合与分析方法。对一个实际工业设计试验的数据表明:运用Clockmesh+CTS的综合方式,MLT的时钟架构相对于单一的树结构能够实现更小的时钟偏差(114 ps、171 ps)。同时,将这种设计流程运用于其他设计中,以比较MLT和CTS不同的设计流程。结果显示,MLT的时钟架构可以实现更小的时钟偏差,同时还可以降低缓冲器的数量,这样也弥补了单一网格结构的功耗问题。
顾琴林正浩
关键词:时钟树综合时钟偏差
VStation硬件辅助验证平台在高性能CPU功能验证中的应用
2007年
现代集成电路设计中,随着制造工艺的发展和基于IP复用技术的广泛应用,芯片的规模越来越大,功能也日益复杂,功能验证已成为大规模芯片设计的瓶颈。本文主要介绍了Mentor Graphics公司Vstation硬件辅助验证平台在高性能CPU功能验证中的应用。通过硬件加速仿真,极大的提高了功能验证的效率,缩短了验证周期,保证了设计的功能正确性。
王沛任浩琪钟文枫
关键词:集成电路PRO
多处理器共享缓存设计与实现被引量:2
2008年
高速缓存作为中央处理器(CPU)与主存之间的小规模快速存储器,解决了两者数据处理速度的平衡和匹配问题,有助于提高系统整体性能。多处理器(SMP)支持共享和私有数据的缓存,Cache一致性协议用于维护由于多个处理器共享数据引发的多处理器数据一致性问题。论述了一个适用于64位多核处理器的共享缓存设计,包括如何实现多处理器缓存一致性及其全定制后端实现。
张剑飞
关键词:共享缓存多处理器全定制数据一致性
一种嵌入式微处理器片上调试系统的硬件部分设计
2005年
本文介绍了嵌入式微处理器的片上调试方法,引入了其中基于MIPS微处理器的EJTAG片上调试规范。设计了EJTAG的片上硬件部分,将其分为核外TAP相关部分和核内调试相关寄存器部分,分别由EDA软件自动生成和人工设计完成。
彭洪王永建魏淑英
关键词:嵌入式微处理器片上调试
多核CPU系统结构分析与建模被引量:1
2006年
多核已经成为通用处理器设计技术的最重要发展方向。由于多核芯片内具有多个处理器核,芯片的缓存结构、线程调度等与传统 CPU 有很大的区别,本文探讨了多核芯片的基本结构特征,并基于指令集级系统仿真工具 Simics 建立了多核 CPU 模拟环境用于进行分析。
张志峰林正浩
关键词:多核通用处理器设计技术线程调度模拟环境
VStation硬件辅助验证平台在高性能CPU功能验证中的应用
2007年
现代集成电路设计中,半导体制造工艺已逐渐向亚微米、深亚微米发展,90纳米、65纳米工艺已经成熟应用于生产,基于IP复用技术在SoC设计中广泛采用,这促使芯片的规模越来越大,功能也日益复杂。为了保证所设计芯片功能的正确性,需要投入比以往更多的时间和人力,难度也大幅增加。功能验证就是确认所进行的芯片设计是否达到预先设定功能要求的过程。而目前功能验证能力已经远远落后于设计能力,功能验证正成为大规模芯片设计的瓶颈。如何建立一个高效的功能验证环境是Ic设计和验证领域应该重视和研究的课题。
王沛任浩琪钟文枫
关键词:CPU集成电路设计半导体制造工艺芯片设计硬件
共5页<12345>
聚类工具0