您的位置: 专家智库 > >

文献类型

  • 4篇期刊文章
  • 2篇专利
  • 1篇会议论文

领域

  • 4篇电子电信

主题

  • 4篇分频
  • 4篇分频器
  • 2篇多路
  • 2篇多路开关
  • 2篇信号
  • 2篇信号输入
  • 2篇振荡器
  • 2篇频率综合器
  • 2篇周期性信号
  • 2篇综合器
  • 2篇模块化
  • 2篇触发器
  • 1篇低功耗
  • 1篇低温漂
  • 1篇电路
  • 1篇多模分频器
  • 1篇压控
  • 1篇压控振荡器
  • 1篇振荡电路
  • 1篇时钟

机构

  • 7篇中国科学院电...
  • 2篇中国科学院研...

作者

  • 7篇董方源
  • 7篇杨海钢
  • 2篇袁泉
  • 2篇辛卫华
  • 1篇李兴政
  • 1篇李威
  • 1篇孙嘉斌
  • 1篇尹韬
  • 1篇钟伦贵
  • 1篇韦援丰
  • 1篇刘珂
  • 1篇彭科
  • 1篇刘军华

传媒

  • 1篇电子与信息学...
  • 1篇Journa...
  • 1篇微电子学
  • 1篇中国科学院研...

年份

  • 1篇2010
  • 2篇2009
  • 3篇2008
  • 1篇2006
7 条 记 录,以下是 1-7
排序方式:
一种模块化分频单元及分频器
本发明公开了一种模块化分频单元及可编程分频器。模块化分频单元包括3个级联的具有置位/复位端的D触发器、多路开关、接收分频比控制输入的逻辑门,以及输出模式状态信号的逻辑门。分频器具有:待分频信号输入端,用于接收待分频周期性...
杨海钢董方源
文献传递
FPGA片上时钟发生器快速自校准方案被引量:1
2009年
该文提出了一种新颖的基于频率-电压转换技术的锁相环(PLL)快速自校准方案,可用于FPGA片上时钟产生单元内使用多段调谐环形压控振荡器(VCO)的锁相环。文章详细讨论了校准电路及用作时钟发生器的锁相环关键模块的设计,并进行了整体仿真验证。仿真结果说明,系统能够在发生工艺偏差或者参考频率变化时进行快速自校准。该文设计的校准电路及时钟发生器以较低VCO增益获得较宽的频率调谐范围,并具有较快的锁定时间,适于在FPGA器件的片上时钟产生单元中应用。
董方源杨海钢韦援丰
关键词:FPGA时钟发生器压控振荡器频率-电压转换自校准
一种模块化分频单元及分频器
本发明公开了一种模块化分频单元及可编程分频器。模块化分频单元包括3个级联的具有置位/复位端的D触发器、多路开关、接收分频比控制输入的逻辑门,以及输出模式状态信号的逻辑门。分频器具有:待分频信号输入端,用于接收待分频周期性...
杨海钢董方源
文献传递
锁相环型频率综合器中的高速分频器被引量:2
2008年
对锁相环型频率综合器中的高速分频器进行了较为深入的分析.比较了同步分频器和异步分频器,表明了异步分频器在高频应用中的特点.对相位切换型异步分频器中第1级和第2级2分频电路的实现方案进行了仔细分析和对比,并针对Wang提出的2分频电路中存在的电荷分享问题提出了改进方案,仿真显示改进后的电路有效解决了电路中的电荷分享问题.采用Chartered0.35μm2P4MCMOS工艺,对第1级与改进后的第2级2分频电路整体仿真显示,电路的最高工作频率为3.3GHz,电流消耗为1.9mA.
袁泉杨海钢董方源尹韬
关键词:锁相环
可编程逻辑器件与FPGA芯片设计
可编程逻辑器件在通信、工控、军事等领域的应用日趋广泛,可编程逻辑芯片的设计研究也逐步受到重视.本文结合Altera公司的产品介绍了目前可编程逻辑器件中的应用最广泛的两类器件CPLD和FPGA.最后介绍了本课题组FPGA芯...
辛卫华杨海钢李兴政董方源刘军华孙嘉斌彭科屈小刚程海岳磊李威
关键词:可编程逻辑器件CPLD芯片FPGA芯片查找表
全集成片上低温漂振荡电路
2008年
设计了一个全集成低温漂振荡电路,该电路通过将片上环形振荡器产生的振荡信号的频率转换为电压,并与片上基准电压源产生的基准电压进行比较,产生振荡器控制电压,实现稳定振荡器工作频率的目的。由于片上基准电压源和频率-电压转换电路具有较小的温度系数,振荡器的工作频率也具有较小的温度系数(140 ppm/℃)。该电路无需从片外接收任何基准信号。另外,该设计具有对振荡器工作频率的负反馈调整机制,与单独的振荡器相比,输出信号的频率更加稳定,在0~100℃范围内,输出信号频率的变化小于1.35%。
董方源杨海钢辛卫华刘珂
关键词:环形振荡器低温漂基准电压
频率综合器中低功耗高速多模分频器设计的“时间借用”方法被引量:2
2008年
提出一种基于"时间借用"方法的相位切换型多模高速分频器,新型的相位切换控制策略有效地减少相位切换控制环路的延时,使得多模分频器在较低的电源电压下仍能在较高的输入频率下工作,同时获得最大可分频模数.本文设计的多模分频器采用0.35μm标准CMOS工艺流片.测试结果表明,该多模分频器能够在2.5V电源电压下对2.4GHz输入信号进行48到64分频,所消耗的最大功耗仅为4.85mW,与近来报道的CMOS多模分频器相比,进一步降低了功耗速度比.
袁泉杨海钢董方源钟伦贵
关键词:多模分频器相位切换低功耗
共1页<1>
聚类工具0