您的位置: 专家智库 > >

陆锋

作品数:12 被引量:17H指数:3
供职机构:中国电子科技集团第五十八研究所更多>>
发文基金:国家自然科学基金更多>>
相关领域:电子电信一般工业技术机械工程经济管理更多>>

文献类型

  • 7篇期刊文章
  • 5篇专利

领域

  • 6篇电子电信
  • 1篇经济管理
  • 1篇机械工程
  • 1篇一般工业技术

主题

  • 7篇电路
  • 3篇电荷泵
  • 3篇电路设计
  • 2篇低压管
  • 2篇电荷泵电路
  • 2篇电压
  • 2篇调制
  • 2篇调制电路
  • 2篇异步串行
  • 2篇异步串行口
  • 2篇振荡器
  • 2篇振荡器电路
  • 2篇总线
  • 2篇抗辐照
  • 2篇互连
  • 2篇互连测试
  • 2篇集成电路
  • 2篇SIP
  • 2篇串行
  • 2篇串行口

机构

  • 12篇中国电子科技...
  • 6篇江南大学

作者

  • 12篇陆锋
  • 5篇陆锋
  • 2篇肖培磊
  • 2篇马镇
  • 2篇李珂
  • 2篇赵桂林
  • 2篇封晴
  • 2篇万书芹
  • 2篇魏敬和
  • 2篇王晓玲
  • 2篇苏洋
  • 1篇罗静
  • 1篇于宗光
  • 1篇桂江华
  • 1篇谢长生
  • 1篇解维坤
  • 1篇虞致国
  • 1篇与宗光
  • 1篇刘刚
  • 1篇郑清

传媒

  • 2篇测试技术学报
  • 1篇电子测试
  • 1篇电视技术
  • 1篇微电子学
  • 1篇光通信技术
  • 1篇无锡商业职业...

年份

  • 2篇2022
  • 2篇2020
  • 2篇2019
  • 1篇2016
  • 1篇2013
  • 1篇2011
  • 2篇2010
  • 1篇2005
12 条 记 录,以下是 1-10
排序方式:
基于Dickson结构的抗辐照电荷泵电路
本发明涉及一种基于Dickson结构的抗辐照电荷泵电路,包括振荡器电路、电荷泵核心电路和电压调制电路。本发明由以下部分组成:1.利用高压NMOS和高压PMOS组合做传输管、并且PMOS管配有衬底电位调节器的Dickson...
陆锋李珂封晴王晓玲赵桂林肖培磊马镇
文献传递
一种用于千兆以太网的时钟数据恢复电路设计与实现被引量:1
2020年
采用标准0.13μm CMOS工艺,设计了一种基于相位插值器的1/4速率时钟数据恢复电路,并将其应用于千兆以太网的SerDes收发器。该电路主要由高速采样电路、相位检测电路、相位选择控制电路、相位插值控制电路、相位选择器以及相位插值器等组成。相较于传统的基于锁相环结构的时钟数据恢复电路,该电路降低了数据峰峰值抖动和电路设计的复杂度。仿真结果表明,时钟数据恢复电路锁定后,恢复的时钟和数据的峰峰值抖动分别为38 ps和87 ps,满足了IEEE 802.3z协议要求。
朱佳王星张国贤陆锋
关键词:千兆以太网时钟数据恢复
基于V93000的现场可编程门阵列测试时间优化方法被引量:3
2019年
对于现场可编程门阵列FPGA,测试配置时间远大于加测试向量的时间,为实现FPGA快速配置测试,本文提出了一种FPGA测试时间优化方法:采用Advantest公司V93000自动测试设备,通过在一个周期内加载4行配置向量对电路配置比特流的测试时间进行优化(即4X配置方式),并结合FPGA多帧写位流压缩方法对电路测试配置的编程加载时间进行优化;以Xilinx公司Virtex-7系列FPGA-XC7VX485T为例进行了测试验证,测试数据表明:采用V93000SoC测试系统的4X配置方式,FPGA的单次配置时间减少了74.1%;为了满足量产测试对于测试时间的要求,进一步提出V93000的4X配置方式与FPGA的位流压缩相结合的方法,FPGA的单次配置时间由1.047s减少到47.834ms,测试时间压缩了95.5%.该方法有效减少了FPGA单次测试时间,提高了在系统配置速度.
肖艳梅陆锋陆锋
关键词:自动测试设备现场可编程门阵列
一种减小环路锁定时间的锁相环电路
本发明提出一种减小环路锁定时间的锁相环(PLL)电路,通过增加电荷泵输出电流来减小PLL锁定所需要的时间。该电路中,电荷泵(CP)的电流源分为两部分,并分别由两个控制电路来控制输出:一个是由鉴相器的输出信号直接控制,另一...
蒋琦谢长生陆锋杨煜
文献传递
一种延迟可控的异步FIFO电路设计被引量:3
2022年
基于传统异步FIFO延迟电路设计了一种延迟可控的异步FIFO电路。该电路在实现数据跨时钟域传输的同时增加了延迟控制模块,通过调节读指针与写指针的差值实现整数延迟的控制,通过调节读时钟与写时钟的相位差实现高精度的小数延迟控制。建立VCS验证平台,进行功能验证。结果表明,该FIFO电路实现了数据跨时钟域传输和延迟动态控制,在多芯片同时工作时可用于补偿数据源未对齐引起的输出偏斜。基于180 nm标准CMOS工艺库完成逻辑综合,读、写时钟频率分别为389 MHz、778 MHz,占用逻辑资源面积41071μm^(2)。
陈婷婷陆锋陆锋万书芹
关键词:FIFO
一种用于陀螺控制的系统集成电路
本实用新型涉及一种用于陀螺控制的系统集成电路,包括一个中央处理器通过总线仲裁模块连接总线,总线上连接有模数转换模块、时钟管理模块、温度采集接口模块、脉宽调制模块、只读存储器、随机存储器、同步串行口、异步串行口、滤波模块、...
魏敬和虞致国于宗光陆锋罗静
文献传递
符合JESD204B协议的传输层电路设计被引量:4
2022年
为了匹配实际应用中链路工作模式,在深入理解JESD204B协议理论的基础上,设计了一种通用的传输层电路,采用三级映射结构实现发送端、接收端传输层的组帧、解帧功能,建立Verilog编译模拟器(VCS)验证平台进行功能验证。仿真结果表明:该电路能够按照设定的链路工作模式完成采样数据与帧格式数据间的转换,实现组帧与解帧功能;基于65 nm标准工艺库综合评估,电路单通道时钟最高频率为1.25 GHz,能够达到协议支持的最高传输速度12.5 Gb/s。
陈婷婷陆锋陆锋万书芹
关键词:传输层组帧
一种基于JTAG协议的SiP测试方法被引量:5
2020年
介绍了一种基于JTAG测试技术的系统化SiP测试方法.针对SiP的设计要求、测试需求、测试流程和测试评价指标4个方面,提供一套完整的SiP测试解决方案.实验表明,运用JTAG测试技术对信号处理SiP电路进行互连测试,可以精准地测试和定位出电路内部的异常和故障,有效提升了SiP系统内封装模块对外测试的透明度,降低了测试的黑盒效应.
王圣辉陆锋陆锋苏洋
关键词:JTAG互连测试
基于Dickson结构的抗辐照电荷泵电路
本发明涉及一种基于Dickson结构的抗辐照电荷泵电路,包括振荡器电路、电荷泵核心电路和电压调制电路。本发明由以下部分组成:1.利用高压NMOS和高压PMOS组合做传输管、并且PMOS管配有衬底电位调节器的Dickson...
陆锋李珂封晴王晓玲赵桂林肖培磊马镇
建设企业集团 提升竞争能力——无锡威孚集团发展的启迪
2005年
近年来,全球范围内的产业结构和工业布局进入新的调整和改组时期,发达国家以超级大公司支撑本国经济和左右世界经济的发展趋势。这种态势必将对我国的工业乃至整个国民经济的发展带来深刻的影响。在这种形势下,加快组建和发展具有中国特色的大型企业集团,势在必行。对国有企业进行结构调整,发展有优势的企业集团,增强重点企业集团的竞争能力,促进经济集中化、加快产业升级是推动我国经济再上新的台阶并融入世界经济一体化的可行渠道。
陆锋
关键词:企业集团
共2页<12>
聚类工具0