您的位置: 专家智库 > >

文献类型

  • 5篇中文期刊文章

领域

  • 5篇电子电信

主题

  • 4篇版图
  • 2篇版图设计
  • 1篇带隙基准
  • 1篇电路
  • 1篇电路设计
  • 1篇运算放大器
  • 1篇振荡器
  • 1篇数字下变频
  • 1篇总线
  • 1篇物理设计
  • 1篇下变频
  • 1篇协议层
  • 1篇放大器
  • 1篇版图验证
  • 1篇UART
  • 1篇ASIC
  • 1篇CAN
  • 1篇CMOS
  • 1篇DDC
  • 1篇LVS

机构

  • 5篇北方通用电子...

作者

  • 5篇刘成玉
  • 3篇姚芳
  • 2篇汪健
  • 2篇张磊
  • 1篇余向阳
  • 1篇王丽
  • 1篇陈亚宁
  • 1篇徐叔喜

传媒

  • 4篇集成电路通讯
  • 1篇电子技术应用

年份

  • 2篇2014
  • 3篇2013
5 条 记 录,以下是 1-5
排序方式:
版图验证工具Dracula中的lvs检查
2013年
LVS是Dracula验证软件中用于比较版图与原理图在晶体管级的连接是否正确,并用报告形式列出其差异之处的设计验证工具。LVS命令文件的编写直接关系到验证准确性,进而影响到设计一次成功率。LVS的错误大体分为器件的不一致和器件的失配两种类型。
刘成玉姚芳
DDC数字下变频ASIC电路设计被引量:3
2013年
为了利用ASIC电路实现数字下变频的功能,分析了数字下变频的结构,采用正向设计方法并利用硬件描述语言Verilog实现各模块的功能,最后基于0.13μm工艺实现版图设计,完成ASIC电路流片。
张磊陈亚宁刘成玉徐叔喜汪健
关键词:下变频ASIC版图
不同协议层总线相互转换电路设计
2013年
一种UART总线与CAN总线相互转换电路可以将串行总线中的数据不作任何修改地转换为CAN报文并传送到CAN—bus网络中,也可以将CAN—bus网络中的CAN报文不作任何修改地转换为串行总线中的数据输出,实现两者之间的透明转换。
张磊刘成玉余向阳王丽汪健
关键词:CANUART总线
一种130nm工艺芯片的后端版图设计
2014年
芯片后端设计采用Synopsys公司Astro工具进行自动布局布线,芯片物理验证使用Mentor Graphics公司Calibre进行版图的DRC/LVS等检查,最后使用Star-RCXT进行寄生参数提取并将抽取的网表用于门级与晶体管级的混合后仿真验证。采用SMIC0.13岬1P8MCMOS工艺,在2.5mm×2.8mm芯片尺寸内完成了一款专用的、工作频率为100MHz的芯片的后端设计,流片后经过测试应用验证,芯片的功能及性能完全满足用户要求。
刘成玉姚芳
关键词:布局规划物理设计
一种CMOS模拟振荡器的版图设计
2014年
该模拟振荡器采用HHNEC的CZ6HFTSC工艺,共使用三层铝进行布线,主要分为五个模块:Bandgap带隙基准模块、AMP运算放大器模块、osc_core时钟核心模块、电平转换模块和输出驱动模块。在CMOS模拟振荡器版图设计中,通过采用匹配设计、隔离设计、ESD保护设计以及其它常用模拟版图的措施和方法,保证了振荡器的性能指标达到要求。
姚芳刘成玉
关键词:振荡器带隙基准运算放大器
共1页<1>
聚类工具0