2024年10月12日
星期六
|
欢迎来到贵州省图书馆•公共文化服务平台
登录
|
注册
|
进入后台
[
APP下载]
[
APP下载]
扫一扫,既下载
全民阅读
职业技能
专家智库
参考咨询
您的位置:
专家智库
>
>
刘成玉
作品数:
5
被引量:3
H指数:1
供职机构:
北方通用电子集团有限公司
更多>>
相关领域:
电子电信
更多>>
合作作者
姚芳
北方通用电子集团有限公司
张磊
北方通用电子集团有限公司
汪健
北方通用电子集团有限公司
徐叔喜
北方通用电子集团有限公司
陈亚宁
北方通用电子集团有限公司
作品列表
供职机构
相关作者
所获基金
研究领域
题名
作者
机构
关键词
文摘
任意字段
作者
题名
机构
关键词
文摘
任意字段
在结果中检索
文献类型
5篇
中文期刊文章
领域
5篇
电子电信
主题
4篇
版图
2篇
版图设计
1篇
带隙基准
1篇
电路
1篇
电路设计
1篇
运算放大器
1篇
振荡器
1篇
数字下变频
1篇
总线
1篇
物理设计
1篇
下变频
1篇
协议层
1篇
放大器
1篇
版图验证
1篇
UART
1篇
ASIC
1篇
CAN
1篇
CMOS
1篇
DDC
1篇
LVS
机构
5篇
北方通用电子...
作者
5篇
刘成玉
3篇
姚芳
2篇
汪健
2篇
张磊
1篇
余向阳
1篇
王丽
1篇
陈亚宁
1篇
徐叔喜
传媒
4篇
集成电路通讯
1篇
电子技术应用
年份
2篇
2014
3篇
2013
共
5
条 记 录,以下是 1-5
全选
清除
导出
排序方式:
相关度排序
被引量排序
时效排序
版图验证工具Dracula中的lvs检查
2013年
LVS是Dracula验证软件中用于比较版图与原理图在晶体管级的连接是否正确,并用报告形式列出其差异之处的设计验证工具。LVS命令文件的编写直接关系到验证准确性,进而影响到设计一次成功率。LVS的错误大体分为器件的不一致和器件的失配两种类型。
刘成玉
姚芳
DDC数字下变频ASIC电路设计
被引量:3
2013年
为了利用ASIC电路实现数字下变频的功能,分析了数字下变频的结构,采用正向设计方法并利用硬件描述语言Verilog实现各模块的功能,最后基于0.13μm工艺实现版图设计,完成ASIC电路流片。
张磊
陈亚宁
刘成玉
徐叔喜
汪健
关键词:
下变频
ASIC
版图
不同协议层总线相互转换电路设计
2013年
一种UART总线与CAN总线相互转换电路可以将串行总线中的数据不作任何修改地转换为CAN报文并传送到CAN—bus网络中,也可以将CAN—bus网络中的CAN报文不作任何修改地转换为串行总线中的数据输出,实现两者之间的透明转换。
张磊
刘成玉
余向阳
王丽
汪健
关键词:
CAN
UART
总线
一种130nm工艺芯片的后端版图设计
2014年
芯片后端设计采用Synopsys公司Astro工具进行自动布局布线,芯片物理验证使用Mentor Graphics公司Calibre进行版图的DRC/LVS等检查,最后使用Star-RCXT进行寄生参数提取并将抽取的网表用于门级与晶体管级的混合后仿真验证。采用SMIC0.13岬1P8MCMOS工艺,在2.5mm×2.8mm芯片尺寸内完成了一款专用的、工作频率为100MHz的芯片的后端设计,流片后经过测试应用验证,芯片的功能及性能完全满足用户要求。
刘成玉
姚芳
关键词:
布局规划
物理设计
一种CMOS模拟振荡器的版图设计
2014年
该模拟振荡器采用HHNEC的CZ6HFTSC工艺,共使用三层铝进行布线,主要分为五个模块:Bandgap带隙基准模块、AMP运算放大器模块、osc_core时钟核心模块、电平转换模块和输出驱动模块。在CMOS模拟振荡器版图设计中,通过采用匹配设计、隔离设计、ESD保护设计以及其它常用模拟版图的措施和方法,保证了振荡器的性能指标达到要求。
姚芳
刘成玉
关键词:
振荡器
带隙基准
运算放大器
全选
清除
导出
共1页
<
1
>
聚类工具
0
执行
隐藏
清空
用户登录
用户反馈
标题:
*标题长度不超过50
邮箱:
*
反馈意见:
反馈意见字数长度不超过255
验证码:
看不清楚?点击换一张