您的位置: 专家智库 > >

李春强

作品数:9 被引量:6H指数:2
供职机构:浙江大学更多>>
发文基金:国家科技重大专项国家自然科学基金国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 8篇期刊文章
  • 1篇科技成果

领域

  • 7篇自动化与计算...
  • 3篇电子电信

主题

  • 2篇虚拟机
  • 2篇DALVIK...
  • 2篇MESH结构
  • 1篇低功耗
  • 1篇电路
  • 1篇动态二进制
  • 1篇动态二进制翻...
  • 1篇多线程
  • 1篇页面
  • 1篇生命周期
  • 1篇实时性
  • 1篇实时性能
  • 1篇图模型
  • 1篇嵌入式
  • 1篇嵌入式CPU
  • 1篇线程
  • 1篇内存
  • 1篇内存管理
  • 1篇内存管理单元
  • 1篇内核

机构

  • 8篇浙江大学
  • 2篇杭州电子工业...

作者

  • 9篇李春强
  • 3篇严晓浪
  • 2篇孟建熠
  • 2篇张培勇
  • 2篇马琪
  • 2篇胡军山
  • 1篇何仙娥
  • 1篇刘智力
  • 1篇刘坤杰
  • 1篇黄凯
  • 1篇江健勇
  • 1篇竺红卫
  • 1篇王界兵
  • 1篇许志翰
  • 1篇葛海通
  • 1篇严文芳
  • 1篇张宇弘
  • 1篇王雪松
  • 1篇卢永江
  • 1篇杨建

传媒

  • 4篇计算机工程
  • 1篇计算机应用与...
  • 1篇计算机应用研...
  • 1篇计算机辅助设...
  • 1篇微电子学

年份

  • 2篇2015
  • 2篇2014
  • 2篇2011
  • 1篇2007
  • 2篇2004
9 条 记 录,以下是 1-9
排序方式:
基于Trace合并和寄存器分配的Dalvik优化
2014年
Dalvik虚拟机作为Android系统上运行所有应用程序的基础,其性能瓶颈一直制约着Android系统的用户体验。通过研究Android系统中的Dalvik架构,分析其解释器和JIT模块的工作原理,发现热Trace选择过程中短Trace编译损耗大以及即时编译过程中寄存器分配不合理的情况。结合Java虚拟机技术和编译器技术,在现有热Trace选择和寄存器分配机制的基础上,提出基于Trace合并和寄存器分配的优化算法,在国产高性能嵌入式CPU CSKY体系下移植Dalvik虚拟机并实现了上述优化算法。通过实验证明优化后Dalvik执行Java程序的性能提高了近10%。
余超君李春强尚云海张培勇
关键词:DALVIK虚拟机JIT技术寄存器分配生命周期
HL-TLS:支持热点的线程级猜测编译实现
2015年
猜测并行化编译,即线程级猜测(TLS)编译,可将原来顺序运行的程序并行化。但由于猜测数据的不确定性引起的数据管理开销过大,以及猜测线程失败引起的线程回滚开销,使得并行后的执行性能较低。针对上述问题,提出一种HL-TLS并行化编译优化框架。HL-TLS能有效地标记并行化的循环体为热点循环体,采用对最高层次热点循环体进行更激进的并行化的方式提高性能,而对非热点循环体采用保守的顺序执行以减少开销。实验结果表明,使用HL-TLS编译优化框架,实验程序的执行效率可以提高20%。
金跃李春强尚云海卢永江
关键词:并行计算多线程
动态二进制翻译的库函数包装自动化被引量:1
2015年
库函数包装是在动态二进制翻译过程中将源二进制程序的库函数调用直接转嫁到目标机上的库函数调用,以此提高动态二进制翻译系统的性能。针对目前动主流的库函数手动包装技术,提出一种基于 GCC 的动态二进制翻译中库函数的自动包装技术,无需对库函数分别进行人工包装,节省了大量的工作,同时也降低了包装过程中出错的可能性。实验结果表明,通过库函数自动包装技术,动态二进制翻译器 qemu 的性能有了3%~5%的提升。
梁英超尚云海李春强
关键词:动态二进制翻译GCC库函数包装自动化QEMU
基于CK-CPU的Linux2.6实时性能优化被引量:2
2011年
针对Linux2.6在实时中断应用上的局限性,提出一种基于CK-CPU的实时性能优化方案。设计用于实时中断的快速中断请求(FIQ)机制,在FIQ处理程序退出时增加实时进程调度策略,将FIQ服务程序的公共代码和堆栈保留在便笺式存储器中,减少FIQ服务程序的内存访问次数并加快其执行速度。实验结果证明,该方案可显著提高Linux2.6的实时性能。
江健勇李春强胡军山
关键词:LINUX2.6内核实时性能
Mesh结构电源/地布线网络分析方法综述
2004年
 在深亚微米VLSI设计中,获得电源/地布线网络优化设计的关键是在设计周期里对其进行有效的分析。文章在叙述Mesh结构电源/地布线网络分析模型的基础上,简要介绍了电源/地布线网络分析方法的研究进展,并指出了该研究领域存在的一些问题。
严文芳李春强马琪严晓浪
关键词:MESH结构VLSI超大规模集成电路
一种基于连续页面归并回收的旁路转换缓冲器
2014年
旁路转换缓冲器(TLB)是内存管理单元中加速虚拟页号到物理页号转换过程的核心部件。基于程序连续页面分配访问的局部性特征,提出一种基于连续页面归并回收的TLB地址映射框架。在基于两路组相联结构的Main TLB基础上,设计一个用于合并回收页面的RTLB,当Main TLB由于地址映射块冲突发生替换时,检查Main TLB中是否存在与旧翻译信息的虚拟页号(VPN)、物理页号(PPN)都连续的表项,并临时缓存到RTLB进行连续页面归并,合并后的表项映射范围扩大,有效提高了TLB的映射效率。基于EEMBC测试基准的实验表明,在表项数相同的情况下,提出的TLB与传统TLB相比,缺失率降低了47.72%,平均访问时间降低了4.42%,具有高性能、低功耗的特点。
杨婷郝子轶李春强孟建熠
关键词:内存管理单元低功耗高性能
基于CK610的Dalvik虚拟机移植与优化被引量:4
2011年
研究Android系统专属的Dalvik虚拟机,分析Dalvik虚拟机的解释器、本地方法桥以及C库在CK610平台上的移植与优化。基于Dalvik虚拟机解释器的字节码分发机制,提出一种改进型Threaded分发机制,并实现硬件平台定制型MInterp解释器,实验证明该MInterp解释器能使Dalvik虚拟机的运行速度提升1倍以上。
叶云李春强胡军山
关键词:DALVIK虚拟机解释器
32位C-CORE嵌入式CPU及其平台
严晓浪王界兵葛海通张培勇许志翰王雪松沈海斌何仙娥刘坤杰李春强刘智力张宇弘孟建熠黄凯杨建
高性能嵌入式CPU的设计技术是集成电路设计中难度最大的领域,其研究起点很高,对前期工作的积累要求也很高,涉及的知识领域涵盖集成电路设计、计算机系统结构、设计自动化工具、半导体工艺、计算机操作系统和电子信息领域的应用等多种...
关键词:
关键词:嵌入式CPU
用于快速P/G网分析的Cholesky分解法图模型
2004年
通过对Cholesky分解法求解线性方程组的分析 ,建立Cholesky分解法三角化对称正定阵的图模型 ,并基于该模型及Mesh结构P/G网络的自身特点 ,提出一个P/G网快速分析算法 实验证明 。
竺红卫马琪李春强严晓浪
关键词:MESH结构
共1页<1>
聚类工具0