王宗民 作品数:24 被引量:66 H指数:5 供职机构: 中国航天北京微电子技术研究所 更多>> 发文基金: 国家自然科学基金 中国人民解放军总装备部预研基金 国防科技技术预先研究基金 更多>> 相关领域: 电子电信 自动化与计算机技术 更多>>
高精度∑-DAC中插值滤波器的研究与设计 2008年 基于系统研究插值滤波器理论,选用了两级半带滤波器实现4×插值和级联32×采样保持电路,设计了一种适用于高精度音频过采样∑-△DAC的128×数字内插滤波器。使用多相分解原理在系统级优化电路结构,并运用CSD编码,使得滤波器中的乘法运算仅需要移位实现,进一步节省了硬件面积。结果表明,在系数截短至16位字长以后,总的通带波纹不超过0.008dB,镜像频带衰减大于66dB。 罗彬铭 赵元富 王宗民关键词:插值滤波器 过采样 半带滤波器 一种16位高速数模转换器(DAC)的设计与实现 被引量:6 2014年 基于Mixed-Signal CMOS工艺,本文设计了一种采用分段式电流舵结构的高速高精度DAC。同时在该DAC的内部电路中采用了一种新的电流校准技术,既保证了DAC电路的高精度,又减小了梯度误差的影响。电路流片后的实际测试结果表明,该16位DAC在400MSPS转换速率下仍具有良好的性能。 孔瀛 王宗民 许军关键词:自校准 16位流水线ADC系统级建模及仿真 被引量:5 2009年 基于MATLAB/Simulink的平台,设计并实现了16bit100M流水线模数转换器(ADC)系统仿真的理想模型.在充分掌握流水线ADC整体结构基础上,对其基本模块进行建模,充分考虑并加入电路的非理想特性和噪声,使整个系统模型接近实际电路.在输入信号为40MHz,采样时钟频率为100MHz时,分别对理想模型和加入非理想因素后的模型进行仿真比较,得到各项性能指标.对实际电路的设计具有一定的借鉴作用. 刘蒲霞 陆铁军 王宗民关键词:流水线ADC MATLAB 非理想特性 系统模型 基于VLSI的高速LVDS接口设计 被引量:5 2009年 LVDS接口电路是高速数据转换芯片重要模块之一,通常采用的LVDS接口电路设计方法存在着设计成果不能重复利用的弊端.而且目前已经提出的接口电路结构也不方便电路的可重配置.为了更好地在不同系统中重复利用已经设计好的单元,提出一种通用的且大部分参数可调节的LVDS接口电路.接收电路和驱动电路的设计和仿真都是基于TSMC的0.25μmCOMS工艺库,且能封装成模拟IP模块以便于在各种大型电路系统(如:DAC、ADC)的设计过程的直接调用.仿真结果表明该电路能够工作在500MHz时钟频率下而且满足IEEE1596.3接口标准. 赵耀华 陆铁军 王宗民关键词:LVDS接口 低功耗无损电流检测技术的分析与设计 被引量:5 2008年 通过分析DC-DC电流模开关电源的结构,提出了一种新颖的低功耗无损电流检测技术,降低了开关电源的静态功耗。该技术实现了"虚拟"的无损电流检测电阻和一个低功耗高灵敏度的电流检测放大器。通过降低电流检测电路的功耗,优化了电流模开关电源控制环路的功耗,从而实现了静态功耗的最小化。基于无损电流检测技术设计,开关电源的静态功耗为61.22mW,为典型情况的57.5%。 刘布民 蔡伟 陆铁军 王宗民关键词:电流模 开关电源 寄生电阻 适用于高速信号传输的低失真及宽带模拟开关 被引量:1 2008年 提出了一种应用于高速信号传输系统的低失真、宽带自举模拟开关电路.所提出开关的栅源过驱动电压由NMOS和PMOS开启电压之和决定,并能够实现轨到轨(rai-to-rail)输入范围内开关的栅源电压与阈值电压之差(KGST)保持恒定,而且基本消除了体效应的影响.采用TSMC0.18μmCMOS工艺,HSPICE仿真结果表明,输入信号在0~1.8V之间变化时,开关的KGST基本保持恒定,其-3dB带宽大于10GHz;当输入信号的频率为1.5GHz,满摆幅电压为0.8V时,输出信号几乎能够无衰减的跟随输入信号,其无杂散动态范围为65.4dB. 曹寒梅 蔡伟 杨银堂 陆铁军 王宗民关键词:低失真 轨到轨 自举 一种结构简单的曲率补偿CMOS带隙基准源 被引量:6 2008年 提出了一种结构简单新颖的高性能曲率补偿带隙电压基准源.电路设计中没有采用典型结构中的差分放大器,而是采用负反馈技术实现电压箝位,简化了电路结构;输出部分采用调节型共源共栅结构,保证了高的电源抑制比.整个电路采用SMIC 0.18μm标准CMOS工艺实现,并用HSPICE进行仿真,结果表明所设计的电路在-45℃-125℃范围内的温度系数为12.9×10^-6/℃,频率为10 Hz时的电源抑制比为67.2 dB.该结构可应用于高速模数转换器的设计中. 曹寒梅 杨银堂 蔡伟 陆铁军 王宗民关键词:带隙电压基准源 一种高速高精度比较器的设计 被引量:4 2011年 基于预放大锁存快速比较理论,提出了一种高速高精度CMOS比较器的电路拓扑.该比较器采用负载管并联负电阻的方式提高预放大器增益,以降低失调电压.采用预设静态电流的方式提高再生锁存级的再生能力,以提高比较器的速度.在TSMC0.18μm工艺模型下,采用Cadence Specture进行仿真.结果表明,该比较器在时钟频率为1GHz时,分辨率可以达到0.6mV,传输延迟时间为320ps,功耗为1mW. 郭永恒 陆铁军 王宗民关键词:高速比较器 失调电压 A 16 bit Stereo Audio ΣΔ A/D Converter 被引量:3 2006年 A 16 bit stereo audio novel stability fifth-order ∑△ A/D converter that consists of switched capacitor ∑△ modulators, a decimation filter, and a bandgap circuit is proposed. A method for the stabilization of a high order single stage ∑△ modulator is also proposed. A new multistage comb filter is used for the front end decimation filter. The ∑△ A/D converter achieves a peak SNR of 96dB and a dynamic range of 96dB. The ADC was implemented in 0. 5μm 5V CMOS technology. The chip die area occupies only 4. 1mm × 2.4mm and dissipates 90mW. 陈雷 赵元富 高德远 文武 王宗民 朱小飞关键词:STABILITY 低功耗8-bit 200MSPS时间交织流水线ADC 被引量:1 2013年 本文介绍了一款低功耗8位200MSPS的模数转换器。ADC是由时间交织和逐级递减技术来实现低功耗的。流水级和放大器的设计保证了低电流下满足工艺、电压、温度(PVT)变化。本ADC采用0.35μm双层多晶硅栅三层金属的CMOS工艺,在200MHz采样频率和41MHz输入信号频率下达到47.7dB的SNDR。在3V的电源电压下功耗仅为120mW,不包括输出缓冲器。本文网络版地址:http://www.eepw.com.cn/article/197924. 张倬 王宗民 周亮 冯文晓关键词:低功耗 流水线