肖坤光
- 作品数:14 被引量:14H指数:2
- 供职机构:中国电子科技集团第二十四研究所更多>>
- 发文基金:模拟集成电路国家重点实验室开放基金更多>>
- 相关领域:电子电信更多>>
- 一种10位40 MHz两步式A/D转换器
- 2006年
- 提出了一种基于两步转换法(5+6)的高速高精度A/D转换器体系结构,其优点是可以大幅度降低芯片的功耗及面积。采用这种结构,设计了一个10位40 MHz的A/D转换器,并用0.6μm BiCMOS工艺实现。经过电路模拟仿真,在40 MHz转换速率,1 V输入信号(Vp-p),5 V电源电压时,信噪比(SNR)为63.3 dB,积分非线性(INL)和微分非线性(DNL)均小于10位转换器的±0.5 LSB,电源电流为85.4 mA。样品测试结果:SNR为55 dB,INL和DNL小于10位转换器的±1.75 LSB。
- 周秀兰肖坤光张正璠
- 关键词:比较器
- 高速A/D转换器用输出模式电路
- 本发明涉及一种高速A/D转换器用输出模式电路,包括一个双路分配器,由输入控制电平的高低对来自A/D转换器内部的一位数据选择其数据输出端,向五个D型主从触发器连成的CMOS并行输出和CMOS交替输出电路、CMOS-LVDS...
- 王永禄周述涛肖坤光
- 文献传递
- 12位折叠插入结构A/D转换器
- 本发明涉及一种12位折叠插入结构A/D转换器,其特征在于内部的高六位A/D和低七位A/D均为折叠插入结构,采用两步转换的方法构成一个高速12位A/D转换器。内部的时序电路产生九相时钟,控制整个12位A/D正常工作;差分输...
- 舒辉然范麟张加斌李儒章徐世六刘英清胡刚毅杨伟肖坤光严顺炳陈光炳蒋和全余晋川
- 文献传递
- 一种BiCMOS基准源及其应用被引量:1
- 1995年
- 本文分析了MOS晶体管的温度特性及其对器件参数的影响,提出了一种BiCMOS基准源,它使器件具有良好的温度特性和抗干扰能力。还对具体应用电路的工作原理作了简单的介绍,分析了电路的温度性能及抗干扰能力,并给出应用结果。
- 肖坤光
- 关键词:铋CMOS基准源模拟开关模拟集成电路
- 带两级分段共享运算放大器的乘法型数模转换器
- 本发明涉及一种带两级分段共享运算放大器的乘法型数模转换器,它含有一个4位乘法型数模转换单元和一个1.5位乘法型数模转换单元。本发明电路在两级运算放大器之间增加一对开关,将运算放大器的两级进行有效分离,采用两个电容,就起到...
- 苏晨肖坤光尹湘坤雷朗成郭艾刘凡
- 一种高速BiCMOS采样/保持电路的设计被引量:1
- 2007年
- 给出了一种基于BiCMOS OTA的高速采样/保持电路。设计采用0.35μm BiCMOS工艺,利用Cadence Spectre进行仿真。当输入信号为242.1875 MHz正弦波,采样速率为500 MSPS时,该采样/保持电路的SFDR达到59 dB,各项指标均能达到8位精度。在3.3 V电源电压下的功耗为26 mW。该采样/保持电路已应用到高速8位A/D转换器的研制中,取得了很好的效果。
- 裴金亮王永禄肖坤光张红
- 关键词:跨导运算放大器BICMOS
- 带两级分段共享运算放大器的乘法型数模转换器
- 本发明涉及一种带两级分段共享运算放大器的乘法型数模转换器,它含有一个4位乘法型数模转换单元和一个1.5位乘法型数模转换单元。本发明电路在两级运算放大器之间增加一对开关,将运算放大器的两级进行有效分离,采用两个电容,就起到...
- 苏晨肖坤光尹湘坤雷朗成郭艾刘凡
- 文献传递
- 一种用于高速14位A/D转换器的采样/保持电路被引量:1
- 2009年
- 介绍了一种采用0.35μm CMOS工艺的开关电容结构采样/保持电路。电路采用差分单位增益结构,通过时序控制,降低了沟道注入电荷的影响;采用折叠共源共栅增益增强结构放大器,获得了要求的增益和带宽。经过电路模拟仿真,采样/保持电路在80MSPS、输入信号(Vpp)为2V、电源电压3V时,最大谐波失真为-90dB。该电路应用于一款80MSPS14位流水线结构A/D转换器。测试结果显示:A/D转换器的DNL为0.8/-0.9LSB,INL为3.1/-3.7LSB,SNR为70.2dB,SFDR为89.3dB。
- 周述涛肖坤光王育新徐鸣远朱粲
- 关键词:A/D转换器开关电容电路CMOS工艺
- 一种CMOS脉宽调制器的设计被引量:2
- 2002年
- 设计了一种 CMOS脉宽调制器。介绍了 CMOS基准源的电路结构及工作原理 ,讨论了设计过程中需要解决的技术问题。给出了计算机模拟结果。
- 肖坤光苏玲
- 关键词:CMOS脉宽调制器基准源电路原理
- 一种全差分CMO S采样/保持电路被引量:3
- 2005年
- 文章对影响采样/保持电路精度的电荷注入效应和时钟馈通效应进行了分析,提出了一种全差分CMOS采样/保持电路的设计方案,有效地消除了电荷注入效应误差和时钟馈通误差,极大地减小了其非线性误差,并保证了较高的精度。设计的电路采用TSMC 0.35μm CMOS工艺提供的PDK,在Cadence SpectreS环境下进行仿真验证。测试结果表明,电路信噪比达-81 dB,积分非线性为±0.25 LSB。该电路已运用到一种高速高精度A/D转换器中,性能良好。
- 陈海燕肖坤光张正璠周平张红
- 关键词:CMOSA/D转换器