您的位置: 专家智库 > >

蒋晶鑫

作品数:5 被引量:16H指数:2
供职机构:沈阳工业大学信息科学与工程学院更多>>
相关领域:电子电信电气工程更多>>

文献类型

  • 5篇中文期刊文章

领域

  • 5篇电子电信
  • 1篇电气工程

主题

  • 2篇脚本
  • 1篇低功耗
  • 1篇低压差
  • 1篇电可擦可编程...
  • 1篇只读存储器
  • 1篇时钟
  • 1篇时钟树
  • 1篇嵌入式
  • 1篇稳压
  • 1篇稳压器
  • 1篇可编程只读存...
  • 1篇控制器
  • 1篇集成稳压器
  • 1篇功耗
  • 1篇核设计
  • 1篇复用
  • 1篇复用技术
  • 1篇编程
  • 1篇SILICO...
  • 1篇SOC

机构

  • 5篇沈阳工业大学
  • 2篇东北微电子研...
  • 2篇中国电子科技...

作者

  • 5篇蒋晶鑫
  • 3篇周刚
  • 1篇李新
  • 1篇杨大为
  • 1篇景欣
  • 1篇张迪
  • 1篇李和太
  • 1篇陆虹
  • 1篇韩煜
  • 1篇张斌

传媒

  • 5篇微处理机

年份

  • 1篇2008
  • 2篇2007
  • 2篇2005
5 条 记 录,以下是 1-5
排序方式:
基于Silicon Ensemble的布局布线技术研究被引量:1
2007年
介绍了Cadence公司的Silicon Ensemble布局布线工具,以及SE布线器所用到的相关文件。通过SE在正向设计和逆向设计中的应用阐述了SE自动布局布线的详细流程。
张斌蒋晶鑫周刚
关键词:布局布线时钟树脚本
CMOS低压差稳压器设计
2008年
介绍了一种低功耗、低压差集成稳压器。该稳压器主要由基准电压源、误差放大器、限流保护电路、输出调整管和取样电阻组成。当输入电压从4到10V变化时,输出电压一直稳定在4V。输入电压为5V时,静态电流为2.3μA,实现了低功耗;负载为40Ω、20Ω时,最小压差分别可以达到80mV和180mV,实现了低压差。利用Hspice对稳压器电路进行了仿真,结果表明该稳压器具备较好的性能指标。集成稳压器采用0.5μm硅栅P阱CMOS工艺实现,具有很高的实用价值。
李新张迪蒋晶鑫景欣
关键词:低压差低功耗集成稳压器
在HDL代码设计综合中TCL脚本的应用被引量:2
2005年
本文主要探讨了利用TCL脚本对RTL级代码进行综合的技术,简单阐述了TCL脚本的特点并与图形界面进行了比较。在综合过程中使用了TCL语言脚本贯穿整个综合流程。
周刚韩煜蒋晶鑫
关键词:HDLTCL脚本
嵌入式串行EEPROM研究被引量:7
2007年
首先对一种嵌入式串行EEPROM进行了研究,存储容量为4K×8,考虑到可移植性,兼容性,以及体积,成本等因素,采用了串行数据I/O。并给出了该电路的结构框图,对电路原理进行了简单的叙述,并探讨了EEPROM存储单元结构及原理。
李和太蒋晶鑫陆虹
关键词:电可擦可编程只读存储器串行
基于IP复用技术的DMA控制器IP核设计被引量:6
2005年
本文介绍了一种可与8051等微控制器配合使用的8位DMA控制器的设计,在文章中着重讨论了在设计中基于IP复用技术的设计方法和开发流程。
周刚杨大为蒋晶鑫
关键词:DMAIP复用SOC
共1页<1>
聚类工具0