您的位置: 专家智库 > >

张艳飞

作品数:18 被引量:7H指数:1
供职机构:中国电子科技集团第五十八研究所更多>>
发文基金:国家科技重大专项更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 13篇专利
  • 5篇期刊文章

领域

  • 5篇电子电信
  • 2篇自动化与计算...

主题

  • 5篇时钟
  • 4篇阵列
  • 4篇FPGA
  • 4篇存储阵列
  • 3篇电平
  • 2篇地址发生器
  • 2篇窄脉冲
  • 2篇阵列设计
  • 2篇冗余
  • 2篇冗余结构
  • 2篇时钟偏斜
  • 2篇时钟输出
  • 2篇数据发生器
  • 2篇嵌入式
  • 2篇嵌入式存储
  • 2篇嵌入式存储器
  • 2篇周期
  • 2篇现场可编程
  • 2篇现场可编程门...
  • 2篇相位

机构

  • 18篇中国电子科技...
  • 2篇无锡中微亿芯...

作者

  • 18篇张艳飞
  • 6篇闫华
  • 5篇谢长生
  • 5篇单悦尔
  • 4篇胡凯
  • 3篇于宗光
  • 3篇田海燕
  • 3篇封晴
  • 2篇李博
  • 2篇汤赛楠
  • 2篇王晓玲
  • 2篇刘彤
  • 2篇胡恩
  • 2篇徐彦峰
  • 2篇张伟
  • 2篇杨超
  • 2篇王兴宏
  • 2篇曹正州
  • 2篇涂波
  • 1篇罗浩平

传媒

  • 2篇电子与封装
  • 1篇半导体技术
  • 1篇微电子学与计...
  • 1篇固体电子学研...

年份

  • 2篇2023
  • 2篇2019
  • 2篇2018
  • 2篇2017
  • 6篇2016
  • 3篇2011
  • 1篇2008
18 条 记 录,以下是 1-10
排序方式:
一种用于高性能FPGA的多电平标准I/O电路
2023年
为了满足等效系统门数为亿门级现场可编程门阵列(FPGA)的高速率、大吞吐量的数据传输需求,设计了一种用于高性能FPGA的多电平标准I/O电路,输入信号范围为0~2.5 V,单个差分对I/O电路的最高数据传输速率为1.25 Gbit/s。在输入缓冲器中,通过互补自偏置的折叠式放大器和施密特触发器的设计,实现了对单端输入信号、半差分输入信号和全差分输入信号等多种电平标准的兼容。在输出缓冲器中,支持多种驱动电流的输出,并且可设置输出的翻转率,降低了同步开关输出可能引起的噪声。低电压差分信号驱动器采用了预加重电流技术,提高了信号的质量。该I/O电路同时集成了数控阻抗电路,可以实时地精确匹配传输线的阻抗特性,提高了信号的完整性。仿真和实测结果表明,该支持多电平标准的I/O电路能够为高性能FPGA提供灵活、可靠的高速数据传输功能。
曹正州张胜广单悦尔张艳飞刘国柱
一种FPGA芯片时钟SKEW的测试方法
2017年
随着FPGA规模的扩大和工作频率的提高,时钟Skew成为FPGA越来越重要的性能指标,而如何精确测试芯片中的时钟Skew也就显得尤为重要.对此以JFPGA-YX2芯片为例,介绍一种可以精确测量FPGA时钟Skew的测试方法.将芯片内部的时钟资源通过配置逻辑配置成一系列的环形振荡器,每个振荡器的振荡频率由该振荡器所包含路径的延时决定.对这些振荡器的测量频率值进行运算处理即可获得精确的时钟Skew.
谢长生于宗光张艳飞王德龙胡凯
关键词:FPGASKEW环形振荡器
一种降低长时钟走线上时钟偏斜的方法
本发明涉及一种降低长时钟走线上时钟偏斜的方法,该方法是先增加一条与长时钟走线对称一致的环回时钟走线,然后在长时钟走线和环回时钟走线上的每个时钟输出处增加相位内插时钟缓冲器,生成相位位于两路时钟相位中间位置的时钟进行输出,...
谢长生于宗光单悦尔张艳飞
文献传递
一种基于FPGA 50%占空比小数分频的实现方法
本发明涉及一种基于FPGA 50%占空比小数分频的实现方法,包括:采用FPGA内部的四相位时钟组成两组两两互补时钟;采用源触发时钟与互补时钟快速定位目标分频时钟系数的2分频时钟的起始周期、半周期、四分之一周期,四分之三周...
王兴宏张艳飞胡凯闫华
文献传递
一种降低长时钟走线上时钟偏斜的方法
本发明涉及一种降低长时钟走线上时钟偏斜的方法,该方法是先增加一条与长时钟走线对称一致的环回时钟走线,然后在长时钟走线和环回时钟走线上的每个时钟输出处增加相位内插时钟缓冲器,生成相位位于两路时钟相位中间位置的时钟进行输出,...
谢长生于宗光单悦尔张艳飞
一种小面积高速的六输入查找表结构
本发明涉及一种小面积高速的六输入查找表结构,包括七级逻辑门单元,从第一级逻辑单元至第七级逻辑单元依次连接,同一级逻辑单元位于同一列,其中后三级均是CMOS传输门单元,前三级均是NMOS传输门单元,第四级是由第一PMOS单...
刘彤张艳飞谢长生闫华
文献传递
一种基于FPGA 50%占空比小数分频的实现方法
本发明涉及一种基于FPGA 50%占空比小数分频的实现方法,包括:采用FPGA内部的四相位时钟组成两组两两互补时钟;采用源触发时钟与互补时钟快速定位目标分频时钟系数的2分频时钟的起始周期、半周期、四分之一周期,四分之三周...
王兴宏张艳飞胡凯闫华
文献传递
抗辐照EEPROM存储阵列隔离结构
本实用新型公布了一种抗辐照EEPROM存储单元阵列隔离结构,包括制作在半导体衬底上的EEPROM存储单元,所述EEPROM存储单元呈阵列排列,EEPROM存储单元之间通过场氧相隔离,在所述场氧下面增加场注,使得存储阵列中...
田海燕封晴王晓玲张艳飞李博
文献传递
适用于FPGA电路的非对称结构配置SRAM
本实用新型涉及一种适用于FPGA电路的非对称结构配置SRAM,该非对称结构SRAM由六个晶体管组成,分别为M1、M2、M3、M4、M5、M6:M1、M2为两个存取晶体管;M3和M5、M4和M6构成两个CMOS反相器;两个...
胡凯封晴周慧张艳飞田海燕
文献传递
FPGA芯片时钟架构分析被引量:1
2016年
FPGA设计中时钟信号的设计与处理是保证系统稳定工作的重要组成部分,随着FPGA器件规模的不断增大,集成度不断提高,多时钟域管理、时钟延迟、时钟信号完整性和相位偏移等已成为影响FPGA设计的关键因素。结合微电子电路相关知识,针对Xilinx公司的Virtex4系列芯片,详细分析其时钟架构及时钟资源的特性。针对FPGA时钟设计的典型应用情况,从芯片角度给出了时钟设计与使用的一些技巧和建议。
张艳飞谢长生匡晨光
关键词:现场可编程门阵列时钟管理
共2页<12>
聚类工具0