您的位置: 专家智库 > >

李瑛

作品数:13 被引量:70H指数:6
供职机构:西北工业大学自动化学院无人机特种技术国家重点实验室更多>>
发文基金:国防科技技术预先研究基金国家自然科学基金国家部委预研基金更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 12篇期刊文章
  • 1篇学位论文

领域

  • 12篇自动化与计算...
  • 2篇电子电信

主题

  • 3篇芯片
  • 3篇接口
  • 2篇电路
  • 2篇外设
  • 2篇微处理器
  • 2篇控制器
  • 2篇WALLAC...
  • 2篇IP
  • 2篇处理器
  • 1篇多处理机
  • 1篇多处理机系统
  • 1篇行为级
  • 1篇液晶
  • 1篇异步
  • 1篇异步电路
  • 1篇优化设计
  • 1篇阵列
  • 1篇射频
  • 1篇射频仿真
  • 1篇射频仿真系统

机构

  • 13篇西北工业大学

作者

  • 13篇李瑛
  • 9篇张盛兵
  • 7篇高德远
  • 3篇樊晓桠
  • 1篇胡楚锋
  • 1篇张萌
  • 1篇李南京
  • 1篇王新刚
  • 1篇张麟兮
  • 1篇薛燕
  • 1篇魏廷存
  • 1篇齐斌
  • 1篇李涛

传媒

  • 3篇微电子学与计...
  • 3篇计算机工程与...
  • 2篇计算机应用研...
  • 2篇小型微型计算...
  • 1篇西北工业大学...
  • 1篇系统仿真学报

年份

  • 1篇2009
  • 2篇2006
  • 1篇2005
  • 5篇2004
  • 4篇2003
13 条 记 录,以下是 1-10
排序方式:
一种并行乘法器的设计与实现被引量:9
2004年
根据补码的特点对Booth2算法进行了改进 ,在得到部分积的基础上 ,采用平衡的 4 2压缩器构成的Wallace树对部分积求和 ,再用专门的加法器对Wallace产生的结果进行求和得到最终结果。用Verilog硬件语言进行功能描述 ,并用Design_analyzer对其进行综合 ,得出用这种改进Booth2算法实现的乘法器比传统的CSA阵列乘法器速度快。
王新刚樊晓桠李瑛齐斌
关键词:并行乘法器WALLACE树
RSA高速模乘单元的设计被引量:1
2003年
论文分析了Montgomery算法,利用迭代加法之间的并行性提出了一种流水并行工作的硬件模乘结构。该结构具有时钟频率高,模幂运算时间短的优点,适合于RSA的模幂运算,可以极大提高RSA加密运算的效率,同时其体系结构适合于高阶Montgomery算法的实现。FPGA实现的结果表明,512位的高速模乘单元工作频率74.27MHZ;1024位的高速模乘单元工作频率73.94MHZ。模乘单元的面积与位宽成正比,而工作频率基本不变。基于此结构,512位的RSA运算时间为1.78ms,1024位的RSA运算时间为7.08ms。
李涛张盛兵李瑛
关键词:模乘运算WALLACE树
Verilog Testbench设计技巧和策略被引量:23
2003年
仿真Testbench的设计是Top-Down流程中非常关键的一个环节,但是很多设计者却感到困难较大。实际上,verilogHDL有着较强的行为建模能力,可以方便地写出更加高效、简洁的行为模型。论文结合一个ATM测试平台的Testbench设计,讨论了Testbench的结构和总线功能模型(BFM),并对使用BFM模型进行Testbench设计的策略和方法进行了探讨,希望能对广大设计者有所帮助。
李瑛张盛兵高德远
关键词:C语言程序设计专用集成电路
32位RISC中存储管理单元的设计被引量:8
2004年
多任务处理要求在处理器中集成片上的存储管理单元 ( MMU) ,支持虚拟存储管理 ,通过硬件 MMU把虚地址转换成物理地址。提出了 32位超标量 RISC微处理器的 MMU体系结构 ,论述了逻辑地址到物理地址转换的 3种机制以及相应的存储保护和异常处理 ;着重讨论 TLB( Translation Lookaside Buffer)的设计原则 ,并对其 3种设计结构进行分析比较 ,优化了 TLB的组织结构 ;给出了 MMU的组成、数据通路、控制通路 ,解决了速度瓶颈 ,满足了芯片的设计要求。整个芯片用 TSMC 0 .2 5μm工艺实现 ,芯片面积为 5 mm× 5 mm,主频为 66MHz。
李瑛高德远张盛兵樊晓桠
关键词:存储管理单元
16位定、浮点微处理器的设计被引量:1
2004年
NPU1750A微处理器是西北工业大学航空微电子中心自主设计的基于MIL-STD-1750A标准的16位定、浮点微处理器。该处理器具有处理定点数据和浮点数据的功能,文章提出了一种新的浮点执行部件的设计方案,使其既能处理浮点运算,也能处理复杂的定点运算。在控制器设计中,为减少控制存储器的字长,该文提出了分页式微程序寻址的控制器设计思想。文章着重讨论了NPU1750A的数据通路和控制通路设计思想与设计实现,并就缩短关键路径,提高工作速度进行了讨论。该微处理器的设计采用SYNOPSYS工具,用VHDL语言描述、模拟和综合,并在ALTERA的FPGA上实现,规模约16万等效门,全部通过了原理样机验证。
李瑛高德远张盛兵
关键词:微处理器体系结构微程序
多处理机系统中数据Cache的一种优化设计被引量:8
2004年
目前Cache仍是高性能处理器解决CPU和存储器速度差异问题的有效措施之一。本文简要介绍了一种支持多机系统的32位RISC微处理器“龙腾”R2存储单元的体系结构,着重讨论了数据Cache的优化设计,包括为保证支持存储一致性的MEI协议的实现。仿真综合证明,该设计满足处理器的要求。
薛燕樊晓桠李瑛
关键词:数据CACHE多处理机系统
PCI总线主控制器IP的设计被引量:1
2003年
本文讨论一个PCI总线主控制器IP核的设计与验证,描述了该IP核的控制通路和数据通路设计、电路的功能仿真、综合以及验证等过程。结果表明,该IP核在功能和时序上符合PCI技术规范2.2版本,达到了预定的目标。
李瑛高德远张盛兵
关键词:PCI总线主控制器IP核数据传输接口
阵列射频仿真系统精度改进方法研究被引量:5
2009年
首次提出了采用辐射目标喇叭天线的等效相位中心坐标代替其机械位置坐标进行合成目标解算的系统精度修正方法。首先简述了射频仿真系统模拟目标的原理,分析了由球面天线阵所构成的射频仿真系统的误差源,然后从系统各方面综合作用下所呈现的总误差出发,结合实际使用和测试的经验,提出一种基于误差补偿的系统精度修正方法,最后对该方法进行了实验验证。结果表明:用天线的电位置进行目标合成,可以抵消掉大部分的系统误差,使得仿真精度得到了极大地提高。
李瑛胡楚锋李南京张麟兮
关键词:射频仿真系统误差补偿
“龙腾S1”SoC芯片外设控制器的设计与实现
PC104工业控制计算机在国内嵌入式应用领域占据了较大的市场份额。但是,国内PC104产品的核心集成电路,如处理器和芯片组等,全部依赖进口。研究开发高性能工业控制计算机系统芯片,实现核心元器件的自主研制,对提高我国PC1...
李瑛
关键词:SOC外设控制器键盘控制器DMA控制器
文献传递网络资源链接
RISC微处理器流水线的测试被引量:6
2005年
现代微处理器的指令都是流水执行,流水线测试也应成为功能测试的一部分.讨论了指令在流水线中的执行以及指令间的依赖关系,给出了NRS4000微处理器的流水线的依赖图及精细依赖图.然后,依据指令在流水线的状态,将指令分成六类,分析了流水线中所有可能出现的“写后读”冲突.最后,给出了NRS4000微处理器的流水线测试序列和测试程序.
李瑛高德远张盛兵
关键词:流水线
共2页<12>
聚类工具0