2025年1月29日
星期三
|
欢迎来到贵州省图书馆•公共文化服务平台
登录
|
注册
|
进入后台
[
APP下载]
[
APP下载]
扫一扫,既下载
全民阅读
职业技能
专家智库
参考咨询
您的位置:
专家智库
>
>
甘永银
作品数:
3
被引量:1
H指数:1
供职机构:
重庆邮电大学
更多>>
发文基金:
国家自然科学基金
更多>>
相关领域:
电子电信
自动化与计算机技术
更多>>
合作作者
胡文江
重庆邮电大学通信与信息工程学院
黄睿
重庆电子工程职业学院软件工程系
谢东福
厦门大学
作品列表
供职机构
相关作者
所获基金
研究领域
题名
作者
机构
关键词
文摘
任意字段
作者
题名
机构
关键词
文摘
任意字段
在结果中检索
文献类型
2篇
期刊文章
1篇
学位论文
领域
3篇
电子电信
1篇
自动化与计算...
主题
3篇
译码
2篇
LDPC码
1篇
低密度奇偶校...
1篇
低密度奇偶校...
1篇
多码率
1篇
译码器
1篇
译码算法
1篇
阵列
1篇
奇偶校验
1篇
奇偶校验码
1篇
现场可编程
1篇
现场可编程门...
1篇
校验码
1篇
码率
1篇
门阵列
1篇
纠错
1篇
纠错码
1篇
纠错性能
1篇
可编程门阵列
1篇
FPGA实现
机构
3篇
重庆邮电大学
1篇
厦门大学
1篇
重庆电子工程...
作者
3篇
甘永银
2篇
胡文江
1篇
谢东福
1篇
黄睿
传媒
1篇
数字通信
1篇
电视技术
年份
3篇
2011
共
3
条 记 录,以下是 1-3
全选
清除
导出
排序方式:
相关度排序
被引量排序
时效排序
多码率多边类型LDPC码译码器的设计与实现
2011年
提出了一种固定码长的多码率多边LDPC码译码器,该译码器采用对校验比特信息进行间隔删余的算法实现其多码率译码,并设计了一种适合多码率多边LDPC码的部分并行译码结构。基于该结构在FPGA平台上实现了码长为640 bit,码率为0.5~0.8的多边LDPC码译码器。
甘永银
胡文江
黄睿
谢东福
关键词:
多码率
现场可编程门阵列
译码器
基于MS-offset的多边类型LDPC码译码算法研究
被引量:1
2011年
介绍了多边类型LDPC码,对一种易于硬件实现简化的最小和积补偿算法(MS-offset算法)进行研究并应用在多边类型LDPC码中,通过算法仿真完成了其性能对比分析,利用Verilog语言完成该算法的实现。该算法简化了硬件实现的复杂度,降低了资源消耗。
甘永银
胡文江
自适应多边类型LDPC码译码算法研究及其FPGA实现
低密度奇偶校验码(LDPC码)是迄今距离Shannon限最近的一种高效纠错码之一,由于其良好的纠错性能,已经成为信道纠错编译码领域内,继Turbo码后又一被重点研究的热点,并成为未来无线移动通信系统中最具竞争力的候选信道...
甘永银
关键词:
低密度奇偶校验码
纠错码
纠错性能
译码算法
文献传递
全选
清除
导出
共1页
<
1
>
聚类工具
0
执行
隐藏
清空
用户登录
用户反馈
标题:
*标题长度不超过50
邮箱:
*
反馈意见:
反馈意见字数长度不超过255
验证码:
看不清楚?点击换一张