您的位置: 专家智库 > >

文献类型

  • 2篇期刊文章
  • 2篇专利

领域

  • 2篇电子电信

主题

  • 3篇移位寄存器
  • 3篇寄存器
  • 2篇电路
  • 2篇电路设计
  • 2篇电路组成
  • 2篇时序控制
  • 2篇时序控制电路
  • 2篇脉冲
  • 2篇脉冲宽度
  • 2篇可配置
  • 2篇集成电路
  • 2篇集成电路设计
  • 1篇英文
  • 1篇设计实现
  • 1篇互联
  • 1篇FDP
  • 1篇FPGA

机构

  • 4篇复旦大学

作者

  • 4篇陈利光
  • 4篇王元
  • 4篇来金梅
  • 4篇潘光华
  • 4篇童家榕
  • 1篇王建
  • 1篇余慧
  • 1篇屠睿
  • 1篇张火文
  • 1篇王亚斌
  • 1篇卢海舟
  • 1篇吴芳
  • 1篇申秋实
  • 1篇黄均鼐
  • 1篇王键

传媒

  • 1篇Journa...
  • 1篇电子学报

年份

  • 1篇2011
  • 3篇2008
4 条 记 录,以下是 1-4
排序方式:
可配置的可编程逻辑单元的时序控制电路
本发明属于集成电路设计技术领域,具体为一种可配置的可编程逻辑单元的时序控制电路。该电路由脉冲宽度产生电路、分布式RAM写入使能脉冲信号(WS_G、WS_F)产生电路和移位寄存器两相非交叠信号(C1_G、C2_G、C1_F...
来金梅潘光华王元陈利光童家榕
文献传递
可配置的可编程逻辑单元的时序控制电路
本发明属于集成电路设计技术领域,具体为一种可配置的可编程逻辑单元的时序控制电路。该电路由脉冲宽度产生电路、分布式RAM写入使能脉冲信号(WS_G、WS_F)产生电路和移位寄存器两相非交叠信号(C1_G、C2_G、C1_F...
来金梅潘光华王元陈利光童家榕
文献传递
FPGA可编程逻辑单元时序功能的设计实现被引量:11
2008年
本文主要研究高性能FPGA可编程逻辑单元中分布式RAM和移位寄存器两种时序功能的设计实现方法.运用静态Latch实现分布式RAM的写入同步,以降低对时序控制电路的要求;为克服电荷共享问题,提出通过隔断存储单元之间通路的方法实现移位寄存器.以含两个四输入LUT(Look Up Table)的多功能可编程逻辑单元为例,详细说明电路的设计思路以及实现方法.研究表明,本文提出的方法可以简化对时序控制电路的设计要求,克服电荷共享问题,减少芯片面积.
潘光华来金梅陈利光王元王键童家榕
关键词:移位寄存器
FDP FPGA芯片的设计实现(英文)被引量:1
2008年
研究了新型的FDP FPGA电路结构及其设计实现.新颖的基于3输入查找表的可编程单元结构,与传统的基于4输入查找表相比,可以提高约11%的逻辑利用率;独特的层次化的分段可编程互联结构以及高效的开关盒设计,使得不同的互联资源可以快速直接相连,大大提高了可编程布线资源效率.FDP芯片包括1600个可编程逻辑单元、160个可用IO、内嵌16k双开块RAM,采用SMIC 0.18μm CMOS工艺全定制方法设计并流片,其裸芯片面积为6.104mm×6.620mm.最终芯片软硬件测试结果表明:芯片各种可编程资源可以高效地配合其软件正确实现用户电路功能.
陈利光王亚斌吴芳来金梅童家榕张火文屠睿王建王元申秋实余慧黄均鼐卢海舟潘光华
关键词:FPGA
共1页<1>
聚类工具0