您的位置: 专家智库 > >

冀丽丽

作品数:2 被引量:1H指数:1
供职机构:西安交通大学电子与信息工程学院更多>>
发文基金:中央高校基本科研业务费专项资金国家自然科学基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 1篇期刊文章
  • 1篇会议论文

领域

  • 2篇电子电信
  • 1篇自动化与计算...

主题

  • 1篇低功耗
  • 1篇低功耗测试
  • 1篇电路
  • 1篇硬件
  • 1篇硬件实现
  • 1篇数字电路
  • 1篇跳变
  • 1篇自测试
  • 1篇内建自测试
  • 1篇加减法
  • 1篇功耗
  • 1篇功耗测试
  • 1篇号数

机构

  • 2篇西安交通大学
  • 1篇陕西万达信息...

作者

  • 2篇冀丽丽
  • 1篇张国和
  • 1篇张林林
  • 1篇梁峰
  • 1篇雷绍充

传媒

  • 1篇西安交通大学...
  • 1篇中国密码学会...

年份

  • 2篇2013
2 条 记 录,以下是 1-2
排序方式:
素数域256位有符号数加减法的硬件实现
提出了一种素数域256位有符号数加减法的硬件实现方案,利用16位Kogge-Stone对数超前进位加法器构成32位加法器模块,在8个时钟周期内完成256位有符号数的加减法运算,通过对计算结果的详细分析,设计了控制电路进行...
冀丽丽张林林李智洪懿张国和梁峰雷绍充王兴全
关键词:数字电路加减法
文献传递
一种低功耗测试图形的生成方法被引量:1
2013年
为解决测试图形生成电路功耗高、硬件开销大、故障检测难等问题,提出了一种用于内建自测试的低功耗测试图形生成方法。该方法将种子向量和SIC计数器生成向量进行运算,产生MSIC测试向量。通过设计一种可配置SIC计数器和种子生成电路,证明了该方法中任意的2个MSIC图形在任何情况下都是相异的。以国际基准测试电路ISCAS’89为对象,在nangate 45nm工艺上的仿真实验表明,基于该方法的测试生成电路的平均功耗占被测电路正常工作时平均功耗的1%~3%;与传统的伪随机测试生成电路相比,该测试生成电路的测试功耗降低了5.48%~66.86%,且其所生成的测试图形具有唯一性、低跳变等特性。
张国和冀丽丽张林林雷绍充梁峰
关键词:内建自测试低功耗
共1页<1>
聚类工具0