您的位置: 专家智库 > >

王庆春

作品数:19 被引量:56H指数:5
供职机构:安康学院更多>>
发文基金:陕西省教育厅科研计划项目中国博士后科学基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 18篇期刊文章
  • 1篇学位论文

领域

  • 15篇电子电信
  • 6篇自动化与计算...

主题

  • 6篇有限状态机
  • 6篇状态机
  • 6篇基于FPGA
  • 5篇FPGA
  • 4篇感器
  • 4篇传感
  • 4篇传感器
  • 3篇十进制
  • 3篇转码
  • 3篇转码器
  • 3篇率失真
  • 3篇率失真优化
  • 3篇进制
  • 3篇TPD
  • 3篇VLSI设计
  • 3篇IP核
  • 2篇液晶
  • 2篇液晶显示
  • 2篇液晶显示屏
  • 2篇视频编码

机构

  • 17篇安康学院
  • 6篇北京大学
  • 1篇西北工业大学

作者

  • 19篇王庆春
  • 13篇何晓燕
  • 5篇曹喜信
  • 3篇崔智军
  • 1篇陈守满
  • 1篇魏海静
  • 1篇曹健
  • 1篇魏红雅
  • 1篇陈涛
  • 1篇黄鹤
  • 1篇朱燕
  • 1篇路卫军
  • 1篇朱伟
  • 1篇万长兴
  • 1篇李红科

传媒

  • 6篇现代电子技术
  • 3篇电视技术
  • 2篇电子测量技术
  • 1篇北京大学学报...
  • 1篇自动化与仪器...
  • 1篇国外电子测量...
  • 1篇微型机与应用
  • 1篇微计算机信息
  • 1篇中国新通信
  • 1篇电子设计工程

年份

  • 2篇2017
  • 1篇2016
  • 1篇2013
  • 5篇2012
  • 2篇2011
  • 3篇2010
  • 5篇2007
19 条 记 录,以下是 1-10
排序方式:
分数像素运动估计的VLSI结构设计
2010年
根据H.264/AVC视频编码中分数像素运动估计(FME)的算法特点,针对视频编码系统的不同具体需求,提出了FME的4种VLSI实现结构,并对这些结构的硬件利用率和运算速度进行了对比分析。
王庆春何晓燕曹喜信
关键词:H.264视频编码器时钟周期
基于FPGA的数字温度计设计被引量:4
2017年
为了采用FPGA技术开发出低成本的温度测量系统,通过分析数字温度传感器DS18B20的单总线通信协议,严格按照传感器的通信时序要求,使用有限状态机(FSM)设计出了DS18B20的单总线通信控制器(IP核)。并以此单总线控制器为核心在EP2C8Q208C8FPGA开发板上开发出了完整的温度测量与显示系统,最终的测试结果表明,所设计的单总线控制器不但能够稳定驱动DS18B20进行温度参数的测量,而且在FPGA片上构建的测温系统硬件实现代价低至了410个逻辑单元、完成一次温度测量的用时也只有754.7ms。
王庆春何晓燕
关键词:FPGADS18B20温度传感器有限状态机数字温度计
H.264/AVC编码器中分数像素运动估计的VLSI设计与FPGA验证
H.264/AVC(Advanced Video Coding)视频编码标准具有优良的编码性能和良好的网络适应性;同时,它的运算复杂度也超过了以往所有的视频编码标准,特别是在H.264/AVC的帧间编码过程中,由于使用了...
王庆春
关键词:H.264标准率失真优化FPGA验证
文献传递
一种高效、可重构的二—十进制转码器设计被引量:1
2010年
文中针对二—十进制(BCD)转码器的FPGA实现目标,提出了一种高效、易于重构的转码器设计方法.并在FPGA(Altera EP1K30QC208-2)开发板上成功地实现了该设计,验证结果表明;和其它4种方法实现的12-bit二—十进制转码器相比,这种设计不但能节约实现代价(逻辑单元LEs);而且也能减小电路的路径延迟。
王庆春何晓燕万长兴
关键词:SOPCIP核
分数像素运动矢量代价产生器的VLSI设计被引量:1
2007年
针对H.264/AVC视频编码器的系统芯片设计,通过分析分数像素运动估计(FME)模块的数据并行度和硬件利用率,探讨了分数像素运动矢量代价产生器的复用结构,再依据FME模块的具体设计约束,提出了可以复用产生1/2像素和1/4像素运动矢量代价的硬件实现结构,并且在FPGA开发板上进行了分数像素运动矢量代价产生器的设计验证。
王庆春曹喜信何晓燕魏红雅
关键词:H.264/AVC标准视频编码器率失真优化
基于FPGA的温湿度测量系统设计被引量:10
2016年
为了实现单总线数字温湿度传感器AM2301的高速并行驱动,文中通过分析温湿度传感器的单总线通信时序和数据校验算法,利用Verilog HDL硬件描述语言完成了温湿度传感器的专用驱动逻辑电路(IP核)设计,并且使用此IP核并行驱动4路单总线温湿度传感器组成了分布式温湿度测量系统,能够以字符或图形方式在液晶屏上直观显示最终的实时测量数据.文章中所设计温湿度测量系统不但方便扩展温湿度传感器的数量,而且也实现了温湿度监测范围的上下限设置、超限报警、数据存储、历史查询与对比分析等功能.
王庆春何晓燕
关键词:FPGA有限状态机
基于LabVIEW的模拟调制解调系统设计被引量:3
2012年
简要说明通信过程中模拟调制和解调的原理,基于NI LabVIEW 8.5软件平台,设计开发了模拟调制和解调软件系统,通过该系统可以在时域和频域中实时观察幅度、双边带、单边带和残留边带信号,并分析其仿真结果。该设计系统可以应用于信号和通信等教学及实验课程中,加深学生对这类课程理解和掌握,从而提高高校理工科的教学水平和质量。
朱燕曹磊王庆春黄鹤
关键词:LABVIEW模拟调制解调
基于不同V_(TH)值的新型CMOS电压基准被引量:1
2011年
传统基准电路主要采用带隙基准方案,利用二级管PN结具有负温度系数的正向电压和具有正温度系数的VBE电压得出具有零温度系数的基准。针对BJT不能与标准的CMOS工艺兼容的缺陷,利用NMOS和PMOS管的两个阈值电压VTHN和VTHP具有相同方向但不同数量的温度系数,设计了一种基于不同VTH值的新型CMOS基准。该电路具有没有放大器、没有BJT、结构简单等特点,适宜于标准CMOS工艺集成。在此给出了详细的原理分析和电路实现。该电路通过HSpice验证,其输出基准电压为1.22 V,在-40^+85℃内温度系数仅为30 ppm/℃,电源电压为2.6~5.5 V时,电源电压调整率为1.996 mV/V。
崔智军王庆春
关键词:CMOS温度补偿阈值电压BJT
基于FPGA的二-十进制转码器设计被引量:1
2010年
针对二进制转十进制(BCD)转码器的FPGA实现目标,提出了一种高效、易于重构的转码器设计方案。并在FPGA开发板上成功地实现了该设计,验证结果表明,与使用中规模集成电路IP核(SN74185A)实现的7 bit、10 bit和12 bit的转码器相比,本设计可以分别节约28.5%、47.6%和49.6%的硬件实现代价(逻辑单元LEs);同时,电路的路径延迟也分别减少了0.7 ns、2.1 ns和8.9 ns.
王庆春何晓燕
关键词:IP核
基于FPGA的便携式逻辑分析仪设计被引量:6
2012年
以设计的便携式逻辑分析仪是以FPGA芯片作为数据处理和系统控制核心,使用FPGA片内双口RAM进行数据存储、有限状态机实现触发控制和显示驱动,再用LCD12864液晶模块完成终端的输出图形显示。在DE0-Nano FPGA(Altera Cyclone IV)开发板上的测试结果表明,所设计的低成本便携式逻辑分析仪可以实现8通道逻辑组合触发或4级序列触发的工作模式,也具有8级采样率预置调节和被测信号频率直接读出的功能。
王庆春何晓燕
关键词:FPGA逻辑分析仪液晶显示屏有限状态机
共2页<12>
聚类工具0