您的位置: 专家智库 > >

文献类型

  • 12篇期刊文章
  • 1篇学位论文

领域

  • 13篇电子电信

主题

  • 9篇时钟
  • 5篇时钟发生器
  • 5篇串行
  • 4篇时钟数据恢复
  • 3篇电路
  • 3篇振荡器
  • 3篇通信
  • 3篇线驱动器
  • 3篇鉴频
  • 3篇串行数据
  • 2篇多相时钟发生...
  • 2篇压控
  • 2篇压控振荡器
  • 2篇以太
  • 2篇以太网
  • 2篇数据恢复电路
  • 2篇数据通信
  • 2篇锁相
  • 2篇锁相环
  • 2篇接收器

机构

  • 13篇复旦大学

作者

  • 13篇郭淦
  • 12篇洪志良
  • 8篇叶菁华
  • 8篇陈一辉
  • 6篇黄林
  • 3篇叶国敬
  • 3篇孙曼
  • 1篇崔福良
  • 1篇苏彦锋
  • 1篇易婷
  • 1篇陈学峰
  • 1篇马德群

传媒

  • 4篇Journa...
  • 3篇固体电子学研...
  • 2篇复旦学报(自...
  • 1篇通信学报
  • 1篇电路与系统学...
  • 1篇微电子学

年份

  • 2篇2007
  • 1篇2006
  • 3篇2005
  • 5篇2004
  • 2篇2003
13 条 记 录,以下是 1-10
排序方式:
一种用于多通道10 Gbit以太网接口的CMOS3.125 Gb/s接收器(英文)
2005年
介绍了一种单片集成的3.125 Gb/s接收器的设计,它适用于IEEE 802.3ae四通道10 Gb/s以太网接口.电路采用了多相时钟结构和并行采样技术以降低电路速度要求.电荷泵采用了常跨导偏置技术以降低环路对工艺、电源电压和温度变化的敏感度.时钟数据恢复电路采用1/5速率时钟降低振荡器的设计难度,时钟恢复的同时完成1:5解串功能,降低了电路功耗.电路采用0.18μm CMOS工艺设计和仿真,总体功耗为95 mW,625 MHz恢复时钟的输出抖动小于75 ps,电路在3.125 Gb/s的数据率和各种工艺角下工作正确.
黄林叶菁华郭淦陈一辉洪志良
关键词:接收器多相时钟发生器鉴相器时钟数据恢复
一种新型结构的高速时钟数据恢复电路被引量:6
2006年
针对高速(Gb/s)串行数据通信应用,提出了一种混合结构的高速时钟数据恢复电路.该电路结构结合鉴频器和半速率二进制鉴相器,实现了频率锁定环路和相位恢复环路的同时工作.电路采用1.8 V,0.18μmCMOS工艺流片验证,面积约0.5 mm2,测试结果显示在2 Gb/s伪随机数序列输入情况下,电路能正确恢复出时钟和数据,核心功耗约为53.6 mW,输出驱动电路功耗约64.5 mW,恢复出的时钟抖动峰峰值为45 ps,均方根抖动为9.636 ps.
叶国敬孙曼郭淦洪志良
关键词:串行数据通信时钟数据恢复鉴频器
一种采用半速率时钟的1.25Gbit/s串行数据接收器的设计被引量:6
2004年
介绍了一种用于接收1.25Gbit/s不归零随机数据的吉比特以太网接收器的设计。该电路采用半速率时钟结构,目的是为了以较低的功耗和简单的结构适应高速数据流。本文介绍了电路的主要组成部分和工作原理,突出了关键模块的设计。电路采用1.8V 0.18祄 1P6M CMOS工艺,经SpectreS仿真验证以及流片测试,主要功能已经实现。
郭淦叶菁华黄林陈一辉苏彦锋洪志良
关键词:以太网时钟与数据恢复接收器均衡器压控振荡器
一种512Kbit同步高速SRAM的设计被引量:4
2004年
设计了一种深亚微米 ,单片集成的 5 1 2 K( 1 6K× 32位 )高速静态存储器 ( SRAM)。该存储器可以作为IP核集成在片上系统中。存储器采用六管 CMOS存储单元、锁存器型敏感放大器和高速译码电路 ,以期达到最快的存取时间。该存储器用 0 .2 5μm五层金属单层多晶 N阱 CMOS工艺实现 ,芯片大小为 4.8mm× 3.8mm。测试结果表明 ,在 1 0 MHz的工作频率下 ,存储器的存取时间为 8ns,工作电流 7m A。
叶菁华陈一辉郭淦洪志良
关键词:静态存储器存取时间
一种新颖的单片集成红外传感信号处理器被引量:1
2003年
介绍一种新颖的单片集成红外传感信号处理器。这种处理器能与多种红外传感器匹配 ,对接收到的传感信号进行处理 ,产生控制信号 ,快速启动各类装置 ,实现自动控制。芯片设计中采用多种抗噪声和低功耗设计技术。本处理器用 1 .2μm双层多晶双层金属 N阱 CMOS工艺实现 ,芯片总面积 2 .7mm2 ,电源电压 5 V时的静态电流为 1 .2 m A。
陈一辉郭淦洪志良易婷
关键词:数模混合集成电路自动控制封装红外传感器红外开关
2-GHz CMOS锁相环时钟发生器研究与设计被引量:2
2007年
采用包含预充电通路,自适应偏置的压控振荡器,设计了一种2-GHz锁相环时钟发生器,并用0.18μm混合信号CMOS工艺实现。分析了环路参数对锁相环输出噪声影响,并对环路参数进行优化。1.8V电源电压下2GHz时钟的rms抖动,peak-peak抖动的测试结果分别为7.27ps,37.5ps,功耗为42mW。
孙曼叶国敬郭淦洪志良
关键词:锁相环相位噪声
用于蓝牙收发机的低电压CMOS Gilbert混频器(英文)被引量:2
2004年
对已报道的 Gilbert混频器工作在低电压时存在的问题进行了分析 ,在此基础上 ,描述了利用改进的低电压设计技术 ,用于 2 .4 GHz蓝牙收发机的上混频器 /下混频器的设计 .利用适用于低电压工作的负反馈与电流镜技术提高上混频器的线性度 ;而通过采用折叠级联输出 ,增加了低电压时下混频器的设计自由度 ,从而降低了噪声 ,提高了转换增益 .基于 0 .35μm CMOS工艺技术 ,在 2 V电源电压下 ,对电路进行了仿真 .结果表明 :上混频器消耗的电流为 3m A,输入三阶截距点达到 2 0 d Bm ,输出的信号幅度为 87m V;下混频器消耗的电流为 3.5 m A,得到的转换增益是 2 0 d B,输入参考噪声电压是 6 .5 n V/ Hz,输入三阶截距点为 4 .4 d Bm.
崔福良马德群黄林叶菁华郭淦洪志良
关键词:低电压混频器
一种适用于高速串行数据通信的发送器被引量:4
2003年
介绍了一种采用深亚微米 CMOS工艺实现的单片集成发送器的设计 .该发送器适用于高速串行硬盘接口 ,主要由时钟发生器、并串转换电路和片内阻抗匹配的线驱动器三大模块组成 .发送器采用 0 .18μm六层金属单层多晶N阱 CMOS工艺实现 ,芯片面积 1.3mm× 0 .78mm .测试结果表明时钟发生器可工作在 1.5 GHz的频率下 ,数据可以正常发送 .发送器总体功耗为 95 m W,输出共模电平 2 70 m V ,单端输出幅度 2 70 m V.
叶菁华陈一辉郭淦洪志良
关键词:发送器时钟发生器并串转换线驱动器
0.18μm CMOS工艺3.125Gb/s发送器的设计被引量:1
2004年
介绍了一种采用深亚微米 CMOS工艺实现单片集成发送器的设计 .它适用于 IEEE 80 2 .3ae多通道 1 0 Gbps以太网接口 (Ethernet) .发送器主要由时钟发生器、多路选择器、占空比调整电路和片内阻抗匹配的线驱动器组成 .为了提高传输速率发送器采用多相时钟结构 ,并且针对该种结构对发送器的功耗进行了系统优化 .文中设计的电路采用 0 .1 8μm工艺仿真 ,总体功耗为 95 m W,线驱动器差分输出幅度为 1 6 0 0 m V ,发送器的系统抖动为 5 0
叶菁华郭淦黄林陈一辉洪志良
关键词:发送器功耗优化多路器线驱动器
一种采用常跨导偏置技术的高速多相时钟发生器被引量:4
2004年
 介绍了一种基于电荷泵型锁相环的高速多相时钟发生器。采用常跨导偏置技术,使锁相环的频率响应对工艺、电源电压和温度的变化不敏感;在压控振荡器中采用镜像偏置,使该时钟发生器无需外部精确的偏置电压或电流。电路采用UMC0.18μmN阱CMOS工艺实现。仿真结果显示,在SSS、TTT和FFF三种条件下,环路带宽变化仅为12%,相位裕量只变化0.1°。
陈一辉郭淦叶菁华黄林陈学峰洪志良
关键词:时钟发生器锁相环压控振荡器
共2页<12>
聚类工具0