您的位置: 专家智库 > >

胡蓉彬

作品数:3 被引量:4H指数:1
供职机构:中国电子科技集团公司更多>>
发文基金:模拟集成电路重点实验室基金国家自然科学基金更多>>
相关领域:电子电信更多>>

文献类型

  • 3篇中文期刊文章

领域

  • 3篇电子电信

主题

  • 1篇电荷泵
  • 1篇电路
  • 1篇掉电
  • 1篇掉电保护
  • 1篇多电源
  • 1篇信号
  • 1篇信号处理
  • 1篇信号处理系统
  • 1篇延迟锁相环
  • 1篇知识产权核
  • 1篇锁相
  • 1篇锁相环
  • 1篇主从式
  • 1篇转换器
  • 1篇鉴相
  • 1篇鉴相器
  • 1篇高频
  • 1篇保护电路设计
  • 1篇A/D
  • 1篇A/D转换

机构

  • 3篇中国电子科技...
  • 2篇重庆邮电大学
  • 1篇重庆大学
  • 1篇中国电子科技...
  • 1篇中国电子科技...

作者

  • 3篇胡蓉彬
  • 1篇张俊安
  • 1篇李儒章
  • 1篇王永禄
  • 1篇刘军
  • 1篇杨毓军
  • 1篇丁大胜
  • 1篇苏晨
  • 1篇李思颖
  • 1篇汤洁
  • 1篇陈繁
  • 1篇陈振中
  • 1篇胡云斌

传媒

  • 3篇微电子学

年份

  • 1篇2017
  • 2篇2013
3 条 记 录,以下是 1-3
排序方式:
一种高频多相时钟发生电路的设计被引量:1
2013年
给出了一种适用于分时采样结构A/D转换器的等间距8相时钟发生电路。介绍了延迟锁相环(DLL)的结构,给出了每一模块的具体模型并加以分析。在0.18μm标准CMOS工艺和1.8V电源电压下,对电路进行了模拟仿真。仿真结果显示,在1.25GHz的参考输入频率下,DLL输入每相延迟100ps,锁定时间6.48ns,总功耗为79mW。
汤洁李儒章李思颖胡蓉彬丁大胜
关键词:延迟锁相环鉴相器电荷泵
一种CMOS超高速主从式采样/保持电路被引量:2
2017年
基于65nm CMOS工艺,设计了一种新型的CMOS主从式采样/保持电路。采用全差分开环主从式的双通道采样结构,提高了电路的线性度。采用负电压产生技术,解决了纳米级工艺下电源电压低的问题。采用Cadence Spectre软件对电路进行仿真分析。仿真结果显示,在1.9V电源电压、相干采样下,当输入频率为1.247 5GHz,峰-峰值为0.4V的正弦波信号,采样率为2.5GS/s,负载为0.8pF时,电路的无杂散动态范围(SFDR)为78.31dB,总谐波失真(THD)为-75.69dB,有效位为11.51位,可用于超高速A/D转换器中。
陈振中王永禄胡蓉彬陈繁胡云斌
关键词:CMOS主从式超高速A/D转换器
一种多电源信号处理系统的保护电路设计被引量:1
2013年
提出了一种采用0.18μm BiCMOS工艺的多电源信号处理系统的保护电路。保护电路检测各个电源,以确定不同电源的状态,然后给出准确的握手信号,以保障系统正常工作。该电路采用BiCMOS工艺,设计为IP核固化,面积小,可以方便地应用于多电源信号处理系统。设计的保护电路已用于数模混合信号芯片中,在0.18μm BiCMOS工艺上进行流片。对芯片样品电路进行测试,结果表明,保护电路IP核工作正常,能够对整个系统进行上电/掉电保护。
杨毓军苏晨张俊安胡蓉彬刘军
关键词:掉电保护知识产权核
共1页<1>
聚类工具0