陈红梅 作品数:15 被引量:53 H指数:4 供职机构: 合肥工业大学电子科学与应用物理学院微电子设计研究所 更多>> 发文基金: 中央高校基本科研业务费专项资金 安徽省科技攻关计划 国家自然科学基金 更多>> 相关领域: 电子电信 更多>>
高精度Sigma-Delta调制器的建模设计 被引量:4 2016年 基于MATLAB Simulink设计实现了一款单环三阶一位量化CIFF(Cascade-of-integrators,feedforward form)结构的高精度Sigma-Delta调制器.通过对噪声传输函数和系统反馈系数进行优化,提高了调制器的稳定性;分析了开关电容电路的主要误差影响,为电路实现提供可靠的设计指导.仿真结果显示,在输入信号带宽为75Hz,过采样率为512时,理想调制器输出SNR高达148.3dB,ENOB为24.34bit;考虑非理想因素时,ENOB为22.02bit;电路级实现的调制器ENOB达20.94bit,表明该设计可实现低信号带宽下高精度转换. 尹勇生 邓春菲 陈红梅关键词:SIGMA-DELTA调制器 非理想因素 通道间差值统计的TIADC时序误差校准方法 2018年 利用某相邻采样通道的绝对差值与全部相邻通道的平均绝对差值应保持一致的原理,对TIADC的采样时序误差进行估计,再利用泰勒展开的方法实现误差补偿。在校准过程中,将误差估计模块和误差补偿模块组成一个自适应的环路,实现了采样时序误差的实时校准。全部校准过程在纯数字域中完成。这种纯数字后处理式的误差估计方法简单有效,3阶泰勒误差补偿方法的补偿效果良好。基于MATLAB建立了4通道TIADC的时序失配误差校准模型,验证了该校准方法的正确性和有效性。结果表明,通道间的时序误差为1%~2%,在输入归一化频率f_(in)/f_s为0.397时,校准后系统的SNR由原来的18.85dB提高到73.31dB。 尹勇生 李琨 陈红梅 邓红辉 孟煦高速低抖动时钟稳定电路设计 被引量:15 2011年 基于0.18μmCMOSMixedSignal工艺,设计实现了用于高速ADC的低抖动时钟稳定电路。在传统延迟锁相环结构(DLL)时钟电路研究基础上进行改进:设计基于Rs锁存器的新型鉴相器,消除传统鉴相器相位误差积累效应;采用连续时间积分器取代电荷泵进行时钟占空比检测,减小由于电荷泵充放电电流不一致而导致的误差。芯片面积为0.339mm×0.314mm,后仿真结果表明,在20~150MHz宽采样频率范围内,实现10%~90%占空比的输入时钟自动调整至(50±0.15)%,且锁定时间小于100ns,抖动为0.00127ps@150MHz,满足高速高精度ADC时钟性能要求。 陈红梅 邓红辉 张明文 陶阳 尹勇生关键词:高速模数转换器 延迟锁相环 时钟抖动 一种新型电阻补偿双极工艺带隙基准电压源 被引量:2 2017年 文章分析了带隙基准电压源中电阻补偿的原理,使用2种不同温度系数的电阻设计了一个低温度系数新型双极工艺带隙电压源电路,并基于CSMC 2μm36V双极工艺对电路进行仿真,实现了对基极发射极电压的三阶补偿。仿真结果表明,在10~30V输入电压范围内,该带隙电压源输出电压为2.12V;电源抑制比为120.2dB的频率点为14.85Hz;温度变化范围在-40~125℃时,温度系数为2.17×10^(-6)/℃。 吴越 尹勇生 陈红梅关键词:电阻补偿 带隙基准源 双极工艺 温度系数 电源抑制比 一种时间交织ADC的时间失配后台校准算法 被引量:9 2016年 利用输入信号的自相关特性设计了一种用于时间交织模数转换器(ADC)时间失配误差的自适应数字后台校准算法,该算法利用输入信号的自相关特性以及统计的方法,在后台将子通道的输出作相关运算以估计失配误差,再利用基于farrow结构的分数延时滤波器进行误差校正.误差估计部分和校准部分构成一个反馈环路,可以实现误差的实时跟踪和校正.Matlab仿真结果表明:当输入信号归一化频率为fin/fs=0.096 88时,经校准后,系统的SNR提高11dB以上,校准效果明显.该算法适用于任何类型的输入信号,且在硬件实现方面也比较简单,farrow结构实现的滤波器只用3~5阶就可以满足校准精度要求,特别适用于工程实现. 尹勇生 潘云胜 陈红梅关键词:数字信号处理 一种浮充改进型三段式充电管理芯片的设计 2016年 针对现有充电器易发生充电不当的现象,基于2μm 36V双极工艺,设计了一种改进型铅酸蓄电池充电管理芯片。该芯片可通过片外调节对不同类型的电池进行三段式充电,并具备电池反接保护、双定时控制、充电状态指示和散热风扇控制功能。仿真结果表明,芯片关键电路的设计符合芯片需求,芯片预期的功能可以成功实现。 常维静 陈红梅 邓红辉关键词:浮充 带参考通道的时间交叉ADC数字后台校准方法 被引量:11 2015年 设计实现了一种带参考通道的时间交叉ADC(TIADC)通道误差数字后台实时校准方法。参考通道ADC与TIADC各个子通道ADC依次对齐,对同一输入信号在同一时刻进行采样并转换,输出差值被用在数字后台LMS自适应校准算法中以计算通道间的失配误差估计值,实现对各通道失调失配、增益失配和采样时刻失配造成误差的实时校准。FPGA实验结果表明,应用于12 bit,4通道,采样频率400 MS/s的TIADC中,归一化输入频率fin/fs=0.134时,在失调误差、增益误差和采样时钟误差分别为5%FSR、5%和1%Ts条件下,校准后信号噪声失真比(SNR)和无杂散动态范围(SFDR)分别提高了约19.61 d B和28.28 d B,为73.83 d B和86.15 d B,有效位达到11.96位。本校准方法计算复杂度低、易于硬件实现,能够应用于任意通道数的TIADC校准。 陈红梅 黄超 邓红辉 尹勇生 林福江关键词:通道失配 基于过零检测的TIADC时钟失配校准算法 被引量:2 2016年 针对时间交织模数转换器(Time-Interleaved Analog-to-Digital Converter,TIADC)的时钟失配设计了一种基于过零检测的后台校准算法.该算法通过比较通道间采样值过零的个数判断时钟误差的大小,再利用提取到的误差大小控制可变延时的延时大小对时钟误差进行校正.通过MATLAB建立8位五通道TIADC为模型对算法进行验证,当fin/fs=0.461时,仿真结果表明,经本算法校准后ENOB从5.16位提升到7.88位,SNR从32.8dB提高到了49.4dB,从而验证了该校准算法的正确性和有效性.此外,该校准算法对输入信号的频率没有严格的要求,且可以扩展到任意通道数. 王晓蕾 王玉莹 陈红梅 尹勇生关键词:过零检测 一种TIADC时间失配误差自适应校准算法 被引量:3 2016年 设计了一种TIADC时间失配误差自适应校准算法。基于相邻通道信号互相关原理,将相邻通道的输出信号作相关运算,利用简单的乘法器、加法器和取绝对值即可实现时间误差的估计;利用基于泰勒级数展开的1阶级联误差补偿方法进行误差校正。误差估计模块和校准模块构成反馈环路,实现误差的实时跟踪与校正。MATLAB仿真结果表明,当输入信号归一化频率为fin/fis=0.477 1时,系统校准后的SNR提高了45dB以上,校准效果明显。相比于传统的基于泰勒级数展开的高阶校准,本文校准算法的结构更简单,校准精度更高,整个奈奎斯特频率范围内均有较好的校准效果,非常适用于工程应用。 尹勇生 蹇茂琛 陈红梅一种带参考注入信号的TIADC时间失配校准算法 被引量:4 2017年 提出了一种带参考注入信号的校准算法,用于校准时间交织模数转换器(Time-Interleaved Analog-to-Digital Converter,TIADC)的时间失配误差。该算法引入参考注入信号,参考注入信号通过采样保持电路(sample hold circuit,S/H)后,利用TIADC的各子通道时钟依次控制S/H,对其输出后的值进行运算获得时间误差,再将时间误差反馈回多相时钟产生器,利用可变延迟线实现时间失配的补偿。该算法运算简单,消耗的硬件资源低,对输入信号没有限制,可以扩展到任意通道。算法应用于一个4通道12 bits的TIADC,当输入信号的归一化频率f_(in)/f_s=0.485 0,设定的最大误差为1.0% T_s时,MATLAB仿真结果表明,经过本算法校准后的SFDR从31.009 4 dB提高到了95.627 0 dB,SNDR从31.074 9 dB提高到了73.480 5 dB,证明了该校准方案的有效性。 尹勇生 吴景生 陈红梅 李琨关键词:可变延迟线