您的位置: 专家智库 > >

王玉莹

作品数:2 被引量:3H指数:2
供职机构:合肥工业大学电子科学与应用物理学院微电子设计研究所更多>>
发文基金:中央高校基本科研业务费专项资金安徽省科技攻关计划更多>>
相关领域:电子电信更多>>

文献类型

  • 2篇中文期刊文章

领域

  • 2篇电子电信

主题

  • 2篇后台
  • 1篇失配
  • 1篇时钟
  • 1篇转换器
  • 1篇校准
  • 1篇校准算法
  • 1篇模数转换
  • 1篇模数转换器
  • 1篇过零
  • 1篇过零检测
  • 1篇ADC

机构

  • 2篇合肥工业大学

作者

  • 2篇尹勇生
  • 2篇陈红梅
  • 2篇王玉莹
  • 1篇王晓蕾
  • 1篇邓红辉
  • 1篇刘言言

传媒

  • 1篇微电子学与计...
  • 1篇微电子学

年份

  • 2篇2016
2 条 记 录,以下是 1-2
排序方式:
基于过零检测的TIADC时钟失配校准算法被引量:2
2016年
针对时间交织模数转换器(Time-Interleaved Analog-to-Digital Converter,TIADC)的时钟失配设计了一种基于过零检测的后台校准算法.该算法通过比较通道间采样值过零的个数判断时钟误差的大小,再利用提取到的误差大小控制可变延时的延时大小对时钟误差进行校正.通过MATLAB建立8位五通道TIADC为模型对算法进行验证,当fin/fs=0.461时,仿真结果表明,经本算法校准后ENOB从5.16位提升到7.88位,SNR从32.8dB提高到了49.4dB,从而验证了该校准算法的正确性和有效性.此外,该校准算法对输入信号的频率没有严格的要求,且可以扩展到任意通道数.
王晓蕾王玉莹陈红梅尹勇生
关键词:过零检测
时间交织ADC时间失配后台数字校准算法被引量:3
2016年
提出了一种数字后台校准算法,用于校准时间交织模数转换器(Time-Interleaved Analog-to-Digital Converter,TIADC)的时间失配误差。该算法是基于对输入信号统计的思想,在后台通过分析输入信号的统计特性获得误差信息,再反馈到多相时钟产生器,形成反馈环路,达到校准的目的。该算法硬件消耗小,对输入信号的频率没有限制,可以扩展到任意通道数。对于一个8通道12位TIADC,当输入信号频率fin/fs=0.487时,MATLAB仿真结果表明,采用该算法校准后,SNR从校准前的33.8dB提高到74.0dB,证明了该校准算法的有效性。
邓红辉刘言言陈红梅尹勇生王玉莹
共1页<1>
聚类工具0