您的位置: 专家智库 > >

文献类型

  • 7篇专利
  • 5篇期刊文章

领域

  • 6篇电子电信
  • 1篇自动化与计算...

主题

  • 5篇串行
  • 3篇机载
  • 3篇IP核
  • 2篇烧写
  • 2篇时钟
  • 2篇时钟产生
  • 2篇总线
  • 2篇外设
  • 2篇逻辑阵列
  • 2篇内存
  • 2篇内存芯片
  • 2篇可编程逻辑
  • 2篇可编程逻辑阵...
  • 2篇宽带
  • 2篇宽带数据
  • 2篇机载设备
  • 2篇加载
  • 2篇高速串行
  • 2篇并行数据
  • 2篇采样

机构

  • 12篇中国电子科技...

作者

  • 12篇张峰
  • 4篇王战江
  • 4篇覃超
  • 3篇周兴建
  • 2篇李燕斌
  • 1篇陈远
  • 1篇侯波涛

传媒

  • 5篇电讯技术

年份

  • 1篇2022
  • 1篇2018
  • 1篇2017
  • 1篇2015
  • 4篇2014
  • 2篇2013
  • 2篇2012
13 条 记 录,以下是 1-10
排序方式:
FPGA双片QSPI flash的程序加载方法
本发明提出的一种FPGA双片QSPI flash的程序加载方法,旨在提供一种加载速度快,灵活高效的双片QSPI flash的程序加载方法,本发明通过下述技术方案予以实现:在Xilinx公司可编程逻辑阵列FPGA软件开发工...
张峰覃超
文献传递
基于PCI/PCIX总线实现宽带数据高速传输被引量:1
2012年
介绍了传统宽带数传的实现方式,分析了用FPGA实现PCI/PCIX总线的优点,实现了基于PCI/PCIX总线IP核的宽带高速数传,IP核在66M/64 bit工作方式,以突发传输模式下,速度达到了420Mbyte/s,满足了宽带数据高速传输的要求。
张峰李燕斌
关键词:宽带数据链IP核
FPGA双片QSPI flash的程序加载方法
本发明提出的一种FPGA双片QSPI flash的程序加载方法,旨在提供一种加载速度快,灵活高效的双片QSPI flash的程序加载方法,本发明通过下述技术方案予以实现:在Xilinx公司可编程逻辑阵列FPGA软件开发工...
张峰覃超
文献传递
SATA高速存储的FPGA实现被引量:8
2012年
针对机载高速数据存储需求,介绍了机载高速存储的主流技术,分析了各种存储方式的优缺点,基于FPGA中的高速串行收发器GTX,实现了SATA的IP核存储方式,采用固态硬盘(SSD),实现了单盘150 Mbyte/s的存储速度,提高了机载高速存储的抗振能力,增加了存储数据的灵活性,解决了机载及星载的海量数据存储问题。
王烨张峰李燕斌
关键词:机载设备星载设备海量数据SATASSDFPGA实现
一种钟差测量方法及系统
本发明公开了一种钟差测量方法及系统,该方法包括节点B向节点A发送测量询问信号,节点A在接收到测量询问信号之后,向节点B发送测量应答信号,节点B在接收到测量应答信号之后,根据测量询问信号、节点A接收到测量询问信号的位置及A...
陈远侯波涛唐巍何柯张峰熊辉张皓
自适应动态延时调整的SERDES技术在宽带数据传输中的应用被引量:2
2014年
针对宽带高速数传需求,提出了一种基于SERDES技术实现高速传输的解决方法。通过对串行器/解串器(SERDES)原理进行研究,提出了一种利用Idelay原语实现SERDES延时的自适应动态调整方法,可动态调整延时2.496 ns,解决了SERDES传输时固有的相位漂移问题。实验结果表明,基于SERDES技术,可实现60个通路、每路850 Mb/s的传输速度,满足了项目需求,且易于移植,对于高速、多路数传系统设计有参考意义。
张峰
关键词:机载设备SERDES
基于JESD204传输协议实现串行AD采样的方法及其装置
本发明提供的一种基于JESD204传输协议实现串行AD采样的方法及其装置,旨在提供一种符合JESD204传输协议、通用性强、采样频率高的串行AD采样的方法及其装置,本发明通过下述技术方案予以实现:在可编程逻辑门阵列FPG...
张峰王战江周兴建
文献传递
基于Nandflash阵列的高速存储技术被引量:5
2013年
介绍了传统高速存储的实现方式,分析了用Nandflash实现海量存储的优点,实现了基于Nandflash阵列的实时高速存储模块。存储模块采用光纤FC作为数据输入端,在FPGA控制下实时存储到Nandflash阵列中,并将存储的数据通过CPCIE总线下传给其他模块作实时或事后分析、判读、处理、回放。实验结果表明,基于Nandflash的存储阵列,存储速度可达到900MB/s以上,满足高分辨率高帧频CCD相机及SAR成像存储需求。
张峰
关键词:合成孔径雷达CCD相机
基于JESD204协议的IP核
本发明提出的一种基于JESD204协议的IP核,旨在提供一种抗干扰能力强、传输速率高、不受码间串扰和同步影响的IP核。本发明通过下述技术方案予以实现:FPGA内含多个GTX接口,通过与模数转换器ADC芯片之间的一对差分信...
张峰覃超王战江周兴建
文献传递
基于JESD204协议的AD采样数据高速串行传输被引量:19
2014年
为解决传统采样数据并行传输时受码间同步及串扰影响的问题,研究了ADC采样数据的高速串行传输协议——JESD204协议,提出了一种具有自主知识产权的、基于FPGA中高速串行收发器GTX实现JESD204协议IP核的方法,实现了对ADC采样数据的高速串行传输并接收。实验表明,采用基于JESD204协议的高速串行传输方式可实现单通道3.2 Gb/s的传输速度,符合机载通信终端小型化的发展趋势。
张峰王战江
关键词:小型化高速串行传输
共2页<12>
聚类工具0