您的位置: 专家智库 > >

文献类型

  • 4篇专利
  • 3篇期刊文章

领域

  • 3篇自动化与计算...
  • 2篇电子电信

主题

  • 3篇串行
  • 2篇软件无线电
  • 2篇烧写
  • 2篇时钟
  • 2篇时钟产生
  • 2篇通信
  • 2篇总线
  • 2篇外设
  • 2篇无线
  • 2篇无线电
  • 2篇逻辑阵列
  • 2篇内存
  • 2篇内存芯片
  • 2篇可编程逻辑
  • 2篇可编程逻辑阵...
  • 2篇加载
  • 2篇IP核
  • 2篇并行数据
  • 2篇程序加载
  • 2篇串行方式

机构

  • 7篇中国电子科技...

作者

  • 7篇覃超
  • 4篇张峰
  • 2篇周兴建
  • 2篇王战江
  • 1篇李燕斌
  • 1篇黄扬洲
  • 1篇刘伟敏

传媒

  • 2篇电子质量
  • 1篇电讯技术

年份

  • 1篇2018
  • 3篇2017
  • 1篇2015
  • 1篇2014
  • 1篇2012
7 条 记 录,以下是 1-7
排序方式:
FPGA双片QSPI flash的程序加载方法
本发明提出的一种FPGA双片QSPI flash的程序加载方法,旨在提供一种加载速度快,灵活高效的双片QSPI flash的程序加载方法,本发明通过下述技术方案予以实现:在Xilinx公司可编程逻辑阵列FPGA软件开发工...
张峰覃超
文献传递
基于软件无线电的嵌入式系统总线研究及应用被引量:3
2012年
介绍了软件无线电传统的嵌入式系统并行总线传输方式,分析了高速串行总线相对于并行总线的优势,比较了当前常用的几种高速串行总线的优劣,指出了RapidIO总线是当前软件无线电嵌入式系统一种良好选择。同时,通过某项目应用,实现了RapidIO总线高速组网以及系统开放、可扩展、可重构等性能。
李燕斌覃超黄扬洲刘伟敏
关键词:软件无线电并行总线串行总线点到点通信开关结构
基于JESD204协议的IP核
本发明提出的一种基于JESD204协议的IP核,旨在提供一种抗干扰能力强、传输速率高、不受码间串扰和同步影响的IP核。本发明通过下述技术方案予以实现:FPGA内含多个GTX接口,通过与模数转换器ADC芯片之间的一对差分信...
张峰覃超王战江周兴建
文献传递
FPGA双片QSPI flash的程序加载方法
本发明提出的一种FPGA双片QSPI flash的程序加载方法,旨在提供一种加载速度快,灵活高效的双片QSPI flash的程序加载方法,本发明通过下述技术方案予以实现:在Xilinx公司可编程逻辑阵列FPGA软件开发工...
张峰覃超
文献传递
基于JESD204协议的IP核
本发明提出的一种基于JESD204协议的IP核,旨在提供一种抗干扰能力强、传输速率高、不受码间串扰和同步影响的IP核。本发明通过下述技术方案予以实现:FPGA内含多个GTX接口,通过与模数转换器ADC芯片之间的一对差分信...
张峰覃超王战江周兴建
基于集成射频芯片和Zynq SoC的下一代通信软件无线电平台被引量:6
2017年
该文分析了下一代通信无线电平台需求和技术特征,提出了一种基于集成射频芯片和Zynq SoC的软件无线电平台解决方案,详细介绍了集成射频芯片和Zynq SoC内部组成原理和平台初始化流程,并且基于该平台进行了QPSK算法验证,结果表明该平台性能优越,满足下一代通信软件无线电平台需求。
覃超
关键词:软件无线电
基于TMS320C6455的高速通用总线接口卡设计与实现被引量:1
2017年
该文基于TMS320C6455,提出一种高速通用总线接口卡方案,详细介绍了高速SRIO(Serial RaidIO)和千兆以太网口软硬件设计和实现方法。经测试,DSP之间的SRIO通信能稳定工作于3.125Gbps的速率,千兆以太网口通信效率高达600Mbps。结果表明,高速通用总线接口卡工作稳定、性能优异。
覃超
关键词:TMS320C6455RAPIDIO千兆以太网
共1页<1>
聚类工具0