您的位置: 专家智库 > >

文献类型

  • 3篇期刊文章
  • 1篇学位论文

领域

  • 4篇自动化与计算...

主题

  • 3篇SATA
  • 2篇硬件
  • 2篇硬件描述语言
  • 2篇描述语言
  • 2篇基于FPGA
  • 2篇核设计
  • 2篇FPGA
  • 2篇IP核
  • 2篇IP核设计
  • 2篇串行
  • 1篇以太
  • 1篇以太网
  • 1篇千兆
  • 1篇千兆以太网
  • 1篇嵌入式
  • 1篇主机
  • 1篇主机控制器
  • 1篇总线
  • 1篇高速串行
  • 1篇高速串行总线

机构

  • 3篇中国工程物理...
  • 1篇中国科学院
  • 1篇中国工程物理...
  • 1篇中国工程物理...

作者

  • 4篇朱佳齐
  • 3篇陈泉根
  • 3篇许晏
  • 1篇白广治
  • 1篇吴威
  • 1篇尹蕾

传媒

  • 1篇单片机与嵌入...
  • 1篇计算机测量与...
  • 1篇电子设计工程

年份

  • 2篇2013
  • 2篇2012
4 条 记 录,以下是 1-4
排序方式:
基于FPGA的SATA Ⅱ主机端IP核设计被引量:1
2013年
按照SATAⅡ协议标准,基于Xilinx FPGA完成主机端IP核的设计;采用硬件描述语言对要实现的电路进行描述,主要完成主机端物理层、链路层和传输层的设计;设计的SATAⅡ主机控制器IP核具有较高的集成度、较低的成本以及使用方便等优点;在对各模块设计过程中,采用的功能仿真工具为Modelsim,以确保每个模块功能的正确性。功能仿真通过后使用在线逻辑分析仪Chipscope对设计进行在线调试;通过下载调试,设计的IP核正确运行,满足SATA协议规范要求。
朱佳齐陈泉根吴威许晏
关键词:FPGAIP硬件描述语言
基于FPGA的嵌入式串行千兆以太网设计被引量:2
2012年
本设计以Xilinx FPGA为核心芯片,利用内嵌硬核处理器PowerPC、嵌入式操作系统Xilkernel和LwIP协议功能函数,完成嵌入式串行千兆以太网系统的设计。本设计能够满足以太网通信对高速数据传输的要求,同时在电路设计时,具有PCB布线简单以及信号完整性好等优点。
朱佳齐白广治许晏陈泉根
关键词:千兆以太网FPGA
SATAⅡ主机控制器IP核设计及FPGA实现
SATA(Serial Advanced Technology Attachment)总线是一种由PATA(ParallelAdvanced Technology Attachment)并行总线发展而来的高速串行总线。相...
朱佳齐
关键词:高速串行总线主机控制器硬件描述语言
文献传递
基于SATAⅡ协议的CRC32并行算法的研究
2012年
在介绍CRC校验原理和传统CRC32串行比特算法的基础上,由串行比特型算法推导出一种CRC32并行算法。并结合SATAⅡ协议的要求,完成了SATAⅡ主控制器设计中CRC生成与校验模块的设计。最后通过在ISE平台上编写Verilog硬件描述语言,对SATA协议中帧结构数据进行仿真,验证该CRC32并行算法能够满足SATA接口实时处理的要求。
朱佳齐尹蕾许晏陈泉根
关键词:CRC32SATAVERILOG
共1页<1>
聚类工具0