您的位置: 专家智库 > >

肖鹏

作品数:5 被引量:3H指数:1
供职机构:武汉大学物理科学与技术学院更多>>
发文基金:国家自然科学基金武汉市科技攻关计划项目更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 5篇中文期刊文章

领域

  • 3篇电子电信
  • 2篇自动化与计算...

主题

  • 2篇点乘
  • 2篇基于FPGA
  • 2篇浮点
  • 2篇浮点乘法器
  • 2篇WALLAC...
  • 1篇单极子
  • 1篇地网
  • 1篇栅结构
  • 1篇双精度
  • 1篇天线
  • 1篇凸起
  • 1篇微带
  • 1篇矩阵
  • 1篇矩阵乘
  • 1篇矩阵乘法
  • 1篇馈线
  • 1篇PIFA天线
  • 1篇HFSS
  • 1篇乘法
  • 1篇乘法器

机构

  • 5篇武汉大学

作者

  • 5篇肖鹏
  • 2篇江先阳
  • 2篇王高峰
  • 2篇丁东
  • 2篇陈明清
  • 2篇刘世培
  • 2篇汪波
  • 1篇夏炜
  • 1篇邓业东

传媒

  • 2篇湖北大学学报...
  • 1篇微电子学与计...
  • 1篇微电子学
  • 1篇计算机测量与...

年份

  • 3篇2013
  • 2篇2012
5 条 记 录,以下是 1-5
排序方式:
一种基于FPGA的稀疏矩阵高效乘法器被引量:1
2013年
基于稀疏矩阵的特点,提出了一种面向单精度浮点数的稀疏矩阵乘法硬件并行结构。该结构克服了通用矩阵乘法器在计算稀疏矩阵乘法过程中零值元素参与计算导致的运算效率较低和资源占用率较高的缺点。同时,设计的PE结构独立于运算对象,具有良好的扩展性。与其他学者的典型工作相比,该设计存储资源需求最低。实际测试结果表明,6维稀疏矩阵实例的计算性能达到107.73MFLOPS。
刘世培江先阳肖鹏汪波邓业东
关键词:矩阵乘法
一种高效双精度浮点乘法器被引量:2
2013年
浮点乘法器(FPM)是中央处理器的关键部件之一,因此其性能是处理器的关键影响因素之一,高性能浮点乘法器是研究人员的追求;基于此需求,提出了一种高速双精度浮点乘法器,该设计采用了有别于传统基2Booth算法,即基4Booth算法产生部分积,在此基础上用优化的Wallace树阵列结构进行部分积的累加得到和序列和进位序列,进而对和序列和进位序列采用部分和并行相加得到最后尾数结果;采用了优化的10级流水线结构的设计在Cyclone II EP2C15AF484C6器件上实现后运行频率可达138.77MHz;在同等优化努力下,相比于Altera IP核运行速度提高大约67.77%;类似的,在Xilinx Virtex2 xc2v6000上的实现比现存的设计频率提高约102.2%;实验结果显示了所设计FPM结构的有效性。
夏炜肖鹏
关键词:浮点乘法器WALLACE树
地网性质对于PIFA天线性能的影响
2012年
借助HFSS仿真软件,仿真验证了当馈电点和接地点位于地网短边且平行于短边时,PIFA天线性能较好,进一步全面分析了此情况下地网大小形状对PIFA天线阻抗、谐振频率、增益、方向图等天线主要参数的影响.结果表明,地网的长度、宽度对PIFA天线性能有不同的影响.这些结果将为PIFA天线在有限地网中的设计提供理论支持.
陈明清王高峰王高峰丁东肖鹏
关键词:地网PIFA天线HFSS
基于FPGA的高速双精度浮点乘法器设计
2012年
设计了一种基于FPGA的高速双精度浮点乘法器.采用了基4Booth算法产生部分积,然后用优化的Wal-lace树阵列结构完成对部分积的累加得到伪和和伪进位,进而对伪和和伪进位采用了部分和并行相加得到最后尾数结果.采用了优化的5级流水线结构的设计在Cyclone Ⅱ EP2C35F672C6器件上经过综合后运行频率可达123.32MHz.在同等优化下,相比于Altera IP核在调用DSP乘法资源情况下运行速度提高大约11%,相比于不调用DSP乘法资源情况下运行速度提高大约67%.
肖鹏江先阳王高峰汪波刘世培
关键词:浮点乘法器WALLACE树
微带单极子狭缝天线单向辐射特性分析
2013年
讨论一种基于单极狭缝天线结构的平面宽带单向性天线,末端凸起结构的反馈线和2个不对称的狭缝产生了寄生电容,改善了天线的阻抗匹配特性.在贴片右边加入两个金属结构,调整地板面的宽度,在地板面嵌入2个不对称的狭缝作为反射器,可以显著改善天线的前后比.使用电磁场仿真软件HFSS对天线进行仿真调试,天线的前后比达到26.10dB.
丁东陈明清肖鹏
共1页<1>
聚类工具0