您的位置: 专家智库 > >

文献类型

  • 2篇期刊文章
  • 1篇会议论文

领域

  • 2篇电子电信

主题

  • 1篇电路
  • 1篇片上系统
  • 1篇网络
  • 1篇芯片
  • 1篇连网
  • 1篇逻辑器件
  • 1篇可编程逻辑
  • 1篇可编程逻辑器...
  • 1篇互连
  • 1篇互连网
  • 1篇互连网络
  • 1篇混合信号
  • 1篇混合信号电路
  • 1篇编程
  • 1篇CPLD芯片
  • 1篇FPGA
  • 1篇FPGA芯片
  • 1篇查找表
  • 1篇乘积

机构

  • 3篇中国科学院电...
  • 2篇中国科学院研...

作者

  • 3篇杨海钢
  • 3篇刘军华
  • 2篇李威
  • 1篇李兴政
  • 1篇董方源
  • 1篇孙嘉斌
  • 1篇彭科
  • 1篇辛卫华

传媒

  • 1篇电子与信息学...
  • 1篇微电子学

年份

  • 1篇2009
  • 1篇2008
  • 1篇2006
3 条 记 录,以下是 1-3
排序方式:
可编程逻辑器件与FPGA芯片设计
可编程逻辑器件在通信、工控、军事等领域的应用日趋广泛,可编程逻辑芯片的设计研究也逐步受到重视.本文结合Altera公司的产品介绍了目前可编程逻辑器件中的应用最广泛的两类器件CPLD和FPGA.最后介绍了本课题组FPGA芯...
辛卫华杨海钢李兴政董方源刘军华孙嘉斌彭科屈小刚程海岳磊李威
关键词:可编程逻辑器件CPLD芯片FPGA芯片查找表
一种基于匹配理论的FPGA三级互连网络测试方法
2009年
针对FPGA中包含三级可编程开关的互连网络测试,该文提出了一种基于匹配理论的减少配置次数并且与阵列规模无关的测试方法。该方法通过建立结构测试图,按照图的道路长进行分块并应用最小覆盖和最大匹配的原理减少配置次数。对于不同的互连网络结构,与其它方法相比,该方法的配置次数至少减少了10%,并且与阵列规模无关。
刘军华杨海钢李威
关键词:FPGA互连网络
一种快速并行协同仿真的验证方法被引量:3
2008年
针对具有多个数字和模拟模块的混合信号SoC,提出了一种快速并行协同仿真的验证方法。在保证精度的前提下,该方法在很大程度上减小了验证难度,缩短了验证时间,很好地解决了系统的前端和后端SPICE验证的瓶颈问题。所提出的方法充分利用主流EDA工具,具有很强的硬件/硬件和软件/硬件协同仿真能力。对于用户来说,具有操作简单、容易实现的特点。同时,该方法也可用来验证具有全定制模块的数字电路。
刘军华杨海钢
关键词:片上系统混合信号电路
共1页<1>
聚类工具0