您的位置: 专家智库 > >

徐晓宇

作品数:6 被引量:14H指数:2
供职机构:广西科技大学更多>>
发文基金:广西省自然科学基金广西教育厅科研项目广西高校科学技术研究项目更多>>
相关领域:自动化与计算机技术更多>>

文献类型

  • 3篇期刊文章
  • 3篇专利

领域

  • 3篇自动化与计算...

主题

  • 3篇系统控制
  • 3篇脉冲
  • 3篇脉冲序列
  • 3篇浮点
  • 3篇操作数
  • 3篇存储器
  • 2篇控制器
  • 2篇计数器
  • 2篇PLC
  • 1篇地址映射
  • 1篇定时器
  • 1篇读出
  • 1篇映射
  • 1篇双口RAM
  • 1篇通信
  • 1篇通信协议
  • 1篇字符
  • 1篇字符识别
  • 1篇火车
  • 1篇火车票

机构

  • 6篇广西科技大学

作者

  • 6篇蔡启仲
  • 6篇徐晓宇
  • 5篇李克俭
  • 3篇孙培燕
  • 3篇王鸣桃
  • 2篇余玲
  • 2篇潘绍明
  • 1篇杨海林

传媒

  • 2篇计算机测量与...
  • 1篇广西科技大学...

年份

  • 1篇2017
  • 3篇2016
  • 2篇2014
6 条 记 录,以下是 1-6
排序方式:
双指令多浮点操作数加/减运算控制器
一种双指令多浮点操作数加/减运算控制器,包括命令字及其多操作数写时序控制模块、操作数存储器、存储器读时序控制模块、存储器数据空标志控制器和运算与输出控制模块;该控制器应用FPGA设计硬连接控制电路,能够存储两条多浮点操作...
李克俭蔡启仲孙培燕徐晓宇王鸣桃
文献传递
基于ARM+FPGA的PLC计数器的设计被引量:2
2016年
计数器是PLC内部重要的软元件之一,在以PLC为核心部件的自动控制系统中,这种软元件通过相应的程序实现系统的实时准确的计数;ARM通过双口RAM发送指令命令给FPGA,FPGA控制计数器进行相关操作,FPGA的晶振工作频率50MHz作为计数器控制模块的时序约束,设计的计数器具有加减计数功能、断电保持功能、数据回传功能等,以满足PLC控制器的计数需求,并通过使用地址映射存储器使得计数器控制器的指令执行更加高效;设计了计数器与FPGA指令执行控制器的通信协议;通过对设计完成后的仿真与测试,单个计数器的计数频率达到2 MHz,基本实现了PLC计数器的功能,并且达到了稳定计数的设计要求。
徐晓宇李克俭蔡启仲潘绍明余玲
关键词:计数器PLC双口RAM
基于OpenCV的火车票识别算法被引量:8
2016年
针对火车站的机器验票不能验证持票人与证、票相一致的不足,设计了一种利用摄像头拍摄车票图像、基于OpenCV视觉库的火车票身份证号码和乘车日期识别算法.算法利用车票上的二维码角点位置定位相关字符区域,采用适用于不同亮度情况下的自适应阈值分割算法实现字符分割;身份证号码识别算法利用目标外轮廓特征提取字符目标,使用模板匹配法识别目标;日期识别算法采用漫水填充法提取字符目标,根据日期字符按模块排列的特征识别目标.试验结果证实该算法在保证字符识别正确率的同时可以满足系统实时性的要求,解决了人工验证旅客身份效率低的问题.
薛圣利蔡启仲杨海林徐晓宇
关键词:字符识别OPENCV
基于FPGA的PLC并行执行定时器/计数器的设计被引量:4
2016年
针对ARM+FPGA构建的PLC系统,分析PLC对定时器/计数器的功能需求,设计了可以并行执行的定时器/计数器,构建的定时器/计数器共用一个端口读写控制器与FPGA中央控制器进行数据通信,定时器/计数器内部工作是相互独立的,能够并行的工作,并通过使用地址映射存储器使得定时器/计数器的指令执行更加高效;对中央控制器与定时器/计数器的通信时序和通信格式进行了设计,方便了中央控制器对定时器/计数器的控制与测试;通过仿真测试,该定时器/计数器能够满足PLC定时器/计数器的基本功能,并且达到了稳定的定时/计数的设计要求。
徐晓宇李克俭蔡启仲潘绍明余玲
关键词:PLC系统FPGA
双指令多浮点操作数加/减运算控制器
一种双指令多浮点操作数加/减运算控制器,包括命令字及其多操作数写时序控制模块、操作数存储器、存储器读时序控制模块、存储器数据空标志控制器和运算与输出控制模块;该控制器应用FPGA设计硬连接控制电路,能够存储两条多浮点操作...
李克俭蔡启仲孙培燕徐晓宇王鸣桃
文献传递
双指令多浮点操作数加/减运算控制器
一种双指令多浮点操作数加/减运算控制器,包括命令字及其多操作数写时序控制模块、操作数存储器、存储器读时序控制模块、存储器数据空标志控制器和运算与输出控制模块;该控制器应用FPGA设计硬连接控制电路,能够存储两条多浮点操作...
李克俭蔡启仲孙培燕徐晓宇王鸣桃
文献传递
共1页<1>
聚类工具0