您的位置: 专家智库 > >

兰亚柱

作品数:9 被引量:20H指数:3
供职机构:中国科学院计算技术研究所更多>>
发文基金:国家自然科学基金北京市教育委员会科技发展计划中国科学院战略性先导科技专项更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 9篇中文期刊文章

领域

  • 7篇电子电信
  • 2篇自动化与计算...

主题

  • 4篇网络
  • 2篇译码
  • 2篇译码器
  • 2篇阵列
  • 2篇视频
  • 2篇视频传输
  • 2篇嵌入式
  • 2篇网络视频
  • 2篇网络视频传输
  • 2篇现场可编程
  • 2篇现场可编程门...
  • 2篇门阵列
  • 2篇可编程门阵列
  • 2篇RTP
  • 2篇DVB-S2...
  • 2篇FPGA
  • 2篇H.264算...
  • 2篇LDPC码
  • 1篇低密度奇偶校...
  • 1篇低密度奇偶校...

机构

  • 4篇北京信息科技...
  • 4篇中国科学院大...
  • 2篇中国科学院
  • 2篇中国科学院电...
  • 1篇广东工业大学

作者

  • 9篇兰亚柱
  • 4篇高晶敏
  • 2篇杨海钢
  • 2篇林郁
  • 1篇柴哲丽
  • 1篇付斌章
  • 1篇梁冬

传媒

  • 3篇微计算机信息
  • 2篇电子与信息学...
  • 2篇太赫兹科学与...
  • 1篇计算机工程与...
  • 1篇可编程控制器...

年份

  • 1篇2019
  • 2篇2016
  • 2篇2015
  • 1篇2010
  • 3篇2009
9 条 记 录,以下是 1-9
排序方式:
人性化智能系统家居
2010年
在人性化智能系统家居的设计方案中,以MPC8349嵌入式处理系统为网络数据处理中心,以微处理器MC9S08DZ60为核心设计针对家居各部分数据信息采集控制节点,以CAN总线来实现控制节点和数据处理中心之间的数据信息的交换。由于MPC8349嵌入式处理系统优越的网络性能,该设计方案实现的人性化智能系统家居可以实现远程实时调节控制。在实验室条件下,通过系统运行检验表明,系统运行平稳,可靠性较高,实现了高效率准确性、人性化、智能化和系统化的对家居各部分的进行控制。
兰亚柱高晶敏
关键词:微处理器CAN总线
一种面向FPGA异构计算的高效能KV加速器被引量:1
2016年
网络功能虚拟化等新兴应用的蓬勃发展对Key-Value查询的能效提出了更高要求。传统的解决方法要么采用基于软件Hash表,要么采用专用的三态内容可寻址存储器(TCAM)芯片进行加速。其中,软件方法实现成本低,但是在数据冲突较高时会导致查表性能急速下降;硬件TCAM方法具有优良的时间特性,但其价格昂贵、耗能巨大。目前,随着基于现场可编程门阵列FPGA的异构计算技术的高速发展,利用系统已经提供的FPGA资源对基于软件实现的Hash表结构进行加速成为一种性价比更佳的解决方案。探讨如何利用FPGA上的RAM资源来实现一种具有高扩展性和高能效比的TCAM逻辑。与传统的TCAM结构不同,提出的架构支持查表范围的动态缩放,从而可以有效减少查表功耗。为了验证方案的有效性,利用Virtex-7系列FPGA对本文方案进行实现和评估,并与软件查表的性能进行详细比较。实验表明,本文方案吞吐量可达到234 Mpps,查表延迟为25.56ns。相比软件的方法,吞吐量提高780倍,延迟降低240倍。
孙征征兰亚柱付斌章
关键词:现场可编程门阵列
基于H.264算法的视频传输系统实现被引量:1
2009年
本文介绍了基于H.264算法的视频传输系统的实现方案。该方案采用目前最新的视频压缩标准——H.264作为视频编解码算法,i.MX27作为系统的中心处理器,嵌入式Linux作为操作系统,RTP/UDP作为网络传输协议,实现了视频实时的在网络上以流媒体格式的传输播放。系统运行结果表明:本课题研究的基于H.264视频编码算法的网络视频传输系统实现了可以实现高质量的视频信息传输效果(D1画质,屏幕分辨率为720*480,视频播放速率为30fps,最大码流为4Mbps)。除此之外,为了保证视频信息在传输过程中安全性,该系统设计方案还采取了软硬件结合的加密方式处理视频信息。
高晶敏兰亚柱
关键词:H.264算法嵌入式LINUXRTP
基于MPC8349控制计算机的U-Boot移植被引量:6
2009年
本文详细介绍了向MPC8349控制计算机移植U-Boot的方案。随着嵌入式系统的发展,U-Boot作为嵌入式操作系统的引导程序的作用变得越来越主要。在这种情况下,研究基于MPC8349控制计算机的U-Boot的移植就更加的重要。研究结果表明:移植到MPC8349控制计算机上的U-Boot能高效、安全、稳定的运行。
高晶敏兰亚柱
关键词:嵌入式系统
基于H.264算法的网络视频传输系统实现被引量:2
2009年
本文介绍了基于H.264算法的网络视频传输系统的实现方案。该方案采用目前最新的视频压缩标准——H.264作为视频编解码算法,i.MX27作为系统的中心处理器,嵌入式Linux作为操作系统,RTP/UDP作为网络传输协议,实现了视频实时的在网络上传输。系统运行结果表明:该系统可以在Internet上实现视频的实时传输,显示帧率为10帧/秒以上(CIF格式)。除此之外,为了保证视频信息在传输过程中的安全性,在压缩视频的过程中,给信息提供了加密功能。本课题研究的基于H.264视频编码算法的网络视频传输系统可以实现30帧/秒的视频信息传输效果。
兰亚柱高晶敏柴哲丽
关键词:RTP
面向数据中心网络的分布式负载均衡网关架构被引量:3
2019年
为满足数据中心网络在高并发量、低尾延时等性能上的需求,提出一种面向数据中心网络的分布式负载均衡网关架构。该新型网关架构主要包括资源池化汇聚算法、优先调度算法和动态负载均衡算法等3个核心算法模型。基于该架构,借助现场可编程门阵列(FPGA)实现智能网关的整体设计。通过第三方测试,基于分布式负载均衡网关架构的智能网关可针对数据包的关键信息实现灵活、可扩展的负载均衡,线速可达9.4 Gbps(不丢包),线速为10 Gbps的丢包率约5%,端口时延为2μs。与通用的负载均衡方案(软件负载均衡与硬件负载均衡)相比,分布式负载均衡网关架构采用基于数据包优先调度的负载均衡策略和硬件存储资源智能"池化"的流量管理,保障了数据中心网络系统中百万级数据流的高效分发,提升高并发量、低时延应用的性能。在面向百万条并发情况下,网络链路响应尾延时小于60 ms。
兰亚柱孙征征梁冬
关键词:数据中心网络负载均衡低延时现场可编程门阵列
面向DVB-S2标准LDPC码的高效编码结构被引量:2
2016年
面向DVB-S2标准LDPC码,该文旨在实现一种基于FPGA的高效编码结构,提出一种快速流水线并向递归编码算法,可以显著提高编码数据信息吞吐率。同时,通过并向移位运算和并向异或运算的处理结构计算编码中间变量及校验位信息,在提高编码并行度的同时可有效减少存储资源的消耗。此外,针对动态自适应编码的情况优化了LDPC码编码存储结构,有效复用了数据存储单元和RAM地址发生器,进一步提高FPGA的硬件逻辑资源利用率。针对DVB-S2标准LDPC码,基于Stratix IV系列FPGA的验证结果表明,所提编码结构在系统时钟为126.17 MHz时,编码数据信息吞吐率达20 Gbps以上。
兰亚柱杨海钢林郁
关键词:LDPC码DVB-S2标准FPGA
标准低密度奇偶校验码译码算法中量化结构被引量:1
2015年
DVB-S2标准低密度奇偶校验码(LDPC)译码器在深空通信中面临着低复杂度、高灵活性及普适性方面的迫切需求。通过对LDPC译码算法中量化结构的研究,提出一种动态自适应量化结构的设计方法。该方法在常规均匀硬件量化的基础上,提出了修正化Min-Sum译码算法中的数据信息初始化及迭代译码的动态自适应量化结构,解决了DVB-S2标准LDPC码译码时存在的校验节点运算与变量节点运算之间的复杂度不平衡的问题,并由此提高了译码器的译码性能。实验证明,以DVB-S2标准LDPC码中码长为16 200,码率为1/2的为例,提供动态自适应量化结构与常规的均匀量化结构相比,节省硬件资源为4%。此外,动态自适应量化结构支持动态可配置功能,保证了DVB-S2标准LDPC译码器的灵活性及普适性。
兰亚柱杨海钢林郁
关键词:DVB-S2标准低密度奇偶校验码
动态自适应低密度奇偶校验码译码器的FPGA实现被引量:4
2015年
在复杂深空通信环境中,自适应能力的强弱对低密度奇偶校验(LDPC)码译码器能否保持长期稳定工作具有重要影响。该文通过对DVB—S2标准LDPC码译码器各功能模块的IP化设计,将动态自适应理论参数化映射到各功能模块中,实现动态自适应LDPC码译码器的设计。基于StratixIV系列FPGA的验证结果表明,动态自适应LDPC译码器可以满足不同码率码长及不同性能需求下的译码。同时,单译码通道可以保证译码数据信息吞吐率达到40.9-71.7Mbps。
兰亚柱杨海钢林郁
关键词:LDPC码译码器动态自适应FPGA
共1页<1>
聚类工具0