您的位置: 专家智库 > >

周灏

作品数:15 被引量:8H指数:2
供职机构:复旦大学更多>>
发文基金:国家高技术研究发展计划上海市“科技创新行动计划”国家自然科学基金更多>>
相关领域:电子电信自动化与计算机技术更多>>

文献类型

  • 10篇专利
  • 5篇期刊文章

领域

  • 5篇电子电信
  • 3篇自动化与计算...

主题

  • 4篇电路
  • 4篇延时
  • 4篇阵列
  • 4篇现场可编程
  • 4篇流水线
  • 4篇寄存器
  • 3篇吞吐
  • 3篇现场可编程门...
  • 3篇门阵列
  • 3篇可编程门阵列
  • 3篇编程
  • 3篇ECC
  • 3篇FPGA
  • 2篇信息模型
  • 2篇有效数据
  • 2篇输入输出
  • 2篇输入输出通道
  • 2篇数据通路
  • 2篇数据下载
  • 2篇配置数据

机构

  • 15篇复旦大学

作者

  • 15篇周灏
  • 14篇来金梅
  • 8篇王元
  • 5篇毛劲松
  • 4篇王键
  • 3篇陈利光
  • 2篇童家榕
  • 2篇黄现
  • 2篇王健
  • 2篇王驰
  • 2篇王丽云
  • 1篇王伶俐
  • 1篇刘伟
  • 1篇叶海江
  • 1篇王鹏翔
  • 1篇邵琦
  • 1篇崔鹏
  • 1篇王健

传媒

  • 4篇复旦学报(自...
  • 1篇计算机工程

年份

  • 1篇2019
  • 1篇2016
  • 2篇2015
  • 2篇2014
  • 5篇2013
  • 3篇2012
  • 1篇2011
15 条 记 录,以下是 1-10
排序方式:
一种高速FPGA配置电路设计被引量:1
2013年
针对当前FPGA芯片编程下载(配置)电路结构上的不足导致位流下载回读吞吐率较低问题,设计了一种流水线编程下载电路结构,将位流下载分两级流水线并行实施,第一级通过快速解析位流的指令集实现数据包的分拆,第二级将解析出的数据包送达内部编程点相应的字线与位线.采用与电路结构兼容的32位并行CRC32技术校验下载位流,以增强位流下载可靠性,并采用帧ECC电路对回读位流进行单比特纠错与多比特检错(SECDED).验证结果表明,该设计在内部振荡器频率为150MHz的情况下外部配置端口的最高吞吐率为3 680Mbps,在内部振荡器频率为200MHz的情况下最高吞吐率为4 896Mbps.
毛劲松叶海江周灏王健来金梅
关键词:现场可编程逻辑门阵列CRC32ECC
基于数字延时锁相环的FPGA IO延时管理电路被引量:2
2013年
本文提出了一种基于过采样量化器和换挡(Gear-Shift)控制机制的新颖的数字延时锁相环(DDLL),可以嵌入于FPGA芯片IO单元的延时管理系统,实现了IO单元数据通路延时的精确校正,分辨率达到78ps,可调节范围达4ns,满足FPGA芯片对高速串行接口协议复杂时序的兼容.DDLL使用独具特色的过采样量化器,仅使用1bit时间数字转换器(TDC)达到了98dB SNR,等效理论分辨率达16位,并引入了全新的Gear-Shift控制机制,对误差信息合理的加权实现快速精确的锁入,结合2阶巴特沃斯衰减的数字环路滤波器,实现全数字环路控制,较传统模拟延时锁相环,节省了芯片面积和功耗,同时对数字电路所产生的衬底噪声具有更好耐受.DDLL采用65nm数字工艺,嵌入复旦大学自主研发的FPGA芯片,经过后仿验证,锁定时间小于50cycles.
王鹏翔周灏来金梅
基于深度学习的FPGA快速布局算法被引量:1
2019年
本文提出一种新型的基于深度学习的FPGA快速布局算法,将FPGA布局转化为动态的进行逻辑单元块的选择和逻辑单元块位置确定的过程,从而实现电路网表在FPGA上的逐步布局.其中每一个逻辑单元块的位置确定由训练好的深度学习网络预测实现,所有逻辑单元块位置确定之后采用基于交换的快速详细布局算法进行优化.实验中使用MCNC基准电路进行测试,将测试结果与VPR中基于模拟退火的布局算法进行对比,结果表明:在关键路径延时平均9.8%布线后的损失代价下,整个布局过程的运行速度平均提升了24.54倍,其中处理十万量级大规模电路实现64.9倍的速度提升.
刘伟王伶俐周灏
关键词:现场可编程门阵列
自动化测试中扩展输入输出通道的方法
本发明属于自动化测试测量技术领域,具体为一种基于FPGA实现的应用于自动化测试中扩展输入输出通道的方法。本发明在测试平台和待测芯片之间加入FPGA,将测试平台的生成采集通道与待测芯片的输入输出引脚连接到FPGA的输入输出...
来金梅黄现王元王键周灏
文献传递
一种SEU硬核检测电路的设计与实现被引量:1
2011年
现有的现场可编程门阵列(FPGA)芯片在进行单粒子翻转(SEU)检错时,只能针对FPGA配置单元进行周期性重复擦写而不能连续检错纠错。为此,设计一种能连续检测SEU错误并实时输出检错信息的硬核检测电路。该设计改进传统FPGA芯片的数据帧存储结构,能对芯片进行连续回读循环冗余校验(CRC)。在FDP3P7芯片上的流片实现结果表明,该电路能在50 MHz工作频率下连续对芯片进行回读CRC校验,并正确输出SEU帧检错信息。
崔鹏陈利光来金梅周灏鲍丽春
关键词:现场可编程门阵列单粒子翻转循环冗余校验片上可编程系统
一种FPGA芯片配置信息模型的层次化构建方法
本发明属于电子技术领域,具体为一种FPGA芯片配置信息模型的层次化构建方法。具体包括:(一)层次化划分SRAM地址,是将整块FPGA的SRAM阵列按地址等级从上往下分别划分为:TOP,AREA,BLOCK,TILE,FR...
来金梅王驰王键周灏
文献传递
一种SRAM编程点抗辐照加固方法及其实现电路
本发明属于微电子技术领域,具体为一种基于LUTFPGA的SRAM编程点抗幅照加固方法及其实现电路。本发明利用忆阻器的可编程特性,将其嵌入到传统的SRAM单元中,再添加写入电路。在使用时,通过对忆阻器进行编程,将其配置为非...
王丽云陈利光王健王元周灏来金梅童家榕
文献传递
一种FPGA两级流水线配置电路
本发明属于FPGA器件技术领域,具体为一种FPGA两级流水线配置电路。该电路由两块FIFO作为配置接口与配置控制逻辑之间的缓冲,配置控制逻辑由配置寄存器组、全局配置控制状态机、位流解析、配置地址产生、帧ECC电路、CRC...
周灏毛劲松来金梅王元
一种FPGA芯片配置信息模型的层出化构建方法
本发明属于电子技术领域,具体为一种FPGA芯片配置信息模型的层次化构建方法。具体包括:(一)层次化划分SRAM地址,是将整块FPGA的SRAM阵列按地址等级从上往下分别划分为:TOP,AREA,BLOCK,TILE,FR...
来金梅王驰王键周灏
文献传递
一种SRAM编程点抗幅照加固方法及其实现电路
本发明属于微电子技术领域,具体为一种基于LUTFPGA的SRAM编程点抗幅照加固方法及其实现电路。本发明利用忆阻器的可编程特性,将其嵌入到传统的SRAM单元中,再添加写入电路。在使用时,通过对忆阻器进行编程,将其配置为非...
王丽云陈利光王健王元周灏来金梅童家榕
共2页<12>
聚类工具0