您的位置: 专家智库 > >

毛劲松

作品数:5 被引量:1H指数:1
供职机构:复旦大学更多>>
发文基金:国家高技术研究发展计划更多>>
相关领域:自动化与计算机技术电子电信更多>>

文献类型

  • 4篇专利
  • 1篇期刊文章

领域

  • 2篇自动化与计算...
  • 1篇电子电信

主题

  • 4篇流水线
  • 3篇电路
  • 3篇吞吐
  • 3篇ECC
  • 2篇延时
  • 2篇有效数据
  • 2篇数据通路
  • 2篇数据下载
  • 2篇总线
  • 2篇下载
  • 2篇寄存器
  • 2篇寄存器组
  • 1篇电路设计
  • 1篇阵列
  • 1篇现场可编程
  • 1篇现场可编程逻...
  • 1篇可编程逻辑
  • 1篇可编程逻辑门...
  • 1篇CRC32
  • 1篇FPGA配置

机构

  • 5篇复旦大学

作者

  • 5篇来金梅
  • 5篇周灏
  • 5篇毛劲松
  • 4篇王元
  • 1篇叶海江
  • 1篇王健

传媒

  • 1篇复旦学报(自...

年份

  • 2篇2014
  • 1篇2013
  • 2篇2012
5 条 记 录,以下是 1-5
排序方式:
一种FPGA两级流水线配置电路
本发明属于FPGA器件技术领域,具体为一种FPGA两级流水线配置电路。该电路由两块FIFO作为配置接口与配置控制逻辑之间的缓冲,配置控制逻辑由配置寄存器组、全局配置控制状态机、位流解析、配置地址产生、帧ECC电路、CRC...
周灏毛劲松来金梅王元
一种高速FPGA配置电路设计被引量:1
2013年
针对当前FPGA芯片编程下载(配置)电路结构上的不足导致位流下载回读吞吐率较低问题,设计了一种流水线编程下载电路结构,将位流下载分两级流水线并行实施,第一级通过快速解析位流的指令集实现数据包的分拆,第二级将解析出的数据包送达内部编程点相应的字线与位线.采用与电路结构兼容的32位并行CRC32技术校验下载位流,以增强位流下载可靠性,并采用帧ECC电路对回读位流进行单比特纠错与多比特检错(SECDED).验证结果表明,该设计在内部振荡器频率为150MHz的情况下外部配置端口的最高吞吐率为3 680Mbps,在内部振荡器频率为200MHz的情况下最高吞吐率为4 896Mbps.
毛劲松叶海江周灏王健来金梅
关键词:现场可编程逻辑门阵列CRC32ECC
一种FPGA两级流水线配置电路
本发明属于FPGA器件技术领域,具体为一种FPGA两级流水线配置电路。该电路由两块FIFO作为配置接口与配置控制逻辑之间的缓冲,配置控制逻辑由配置寄存器组、全局配置控制状态机、位流解析、配置地址产生、帧ECC电路、CRC...
周灏毛劲松来金梅王元
文献传递
一种流水线型FPGA回读帧ECC电路
本发明属于FPGA器件技术领域,具体为一种FPGA回读帧ECC检错纠错电路。该电路利用FPGA回读数据总线的特征采用流水线结构将整体的汉明码解码计算分级实现,并根据FPGA单帧回读有效数据的个数来决定流水线的级数,由流水...
毛劲松来金梅周灏王元
文献传递
一种流水线型FPGA回读帧ECC电路
本发明属于FPGA器件技术领域,具体为一种FPGA回读帧ECC检错纠错电路。该电路利用FPGA回读数据总线的特征采用流水线结构将整体的汉明码解码计算分级实现,并根据FPGA单帧回读有效数据的个数来决定流水线的级数,由流水...
毛劲松来金梅周灏王元
共1页<1>
聚类工具0