周秀兰
- 作品数:2 被引量:2H指数:1
- 供职机构:重庆大学更多>>
- 相关领域:电子电信更多>>
- 一种10位40 MHz两步式A/D转换器
- 2006年
- 提出了一种基于两步转换法(5+6)的高速高精度A/D转换器体系结构,其优点是可以大幅度降低芯片的功耗及面积。采用这种结构,设计了一个10位40 MHz的A/D转换器,并用0.6μm BiCMOS工艺实现。经过电路模拟仿真,在40 MHz转换速率,1 V输入信号(Vp-p),5 V电源电压时,信噪比(SNR)为63.3 dB,积分非线性(INL)和微分非线性(DNL)均小于10位转换器的±0.5 LSB,电源电流为85.4 mA。样品测试结果:SNR为55 dB,INL和DNL小于10位转换器的±1.75 LSB。
- 周秀兰肖坤光张正璠
- 关键词:比较器
- 一种8位250 MHz采样保持电路的设计被引量:2
- 2006年
- 介绍了一种采用0.35μm BiCMOS工艺的双路双差分采样保持电路。该电路分辨率为8位,采样率达到250 MSPS。该电路新颖的特点为利用交替工作方式,降低了电路对速度的要求。经过电路模拟仿真,在250 MSPS,输入信号为Vp-p=1 V,电源电压3.3 V时,信噪比(SNR)为55.8 dB,积分线性误差(INL)和微分线性误差(DNL)均小于8位A/D转换器的±0.2 LSB,电源电流为28 mA。样品测试结果:SNR为47.6 dB,INL、DNL小于8位A/D转换器的±0.8 LSB。
- 周秀兰肖坤光王永禄周述涛张正璠
- 关键词:采样保持电路A/D转换器D/A转换器